1 :
名無しさん@1周年 :
01/09/11 03:03 ID:yzynrlvw 1100および1010、1001という系列を検出する。 という使用を満たす1入力端子(2値入力)、1出力端子(2値出力) の系列検出器をD-FF、SR-FFを用いて設計しなさい。 っていう問題が出されたんですけど、状態遷移表と図までは考えれたんですけど 結局どういうことをするのかが全く分かりません。 励起関数とかも・・・。 アドバイスお願いします。
2 :
名無しさん@1周年 :01/09/12 01:58 ID:EZVwsZmQ
誰か助けて・・・
3 :
名無しさん@1周年 :01/09/12 07:04 ID:jWwSEACE
シフトレジスタは調べましたか? 複数のD-FFを直列に接続して、一端から101101011とクロックに同期して データが入ってきます。 それからその複数のD-FFの出力が同時に1100とか1010になったときに、って 考えればよいのでは。
4 :
名無しさん@1周年 :01/09/12 09:38 ID:9RYaky22
使えるのが D-FF,SR-FFのみって事は無いですよねえ。 AND,OR,NOT思う存分使えるなら、3氏の方法が一番確実 なんですけど。
5 :
名無しさん@1周年 :01/09/12 14:51 ID:q8OMF6cI
レポートの期限は今日までなのでそれはあきらめつつ・・。 たぶん、D-FFとSR-FFのそれぞれだけを用いて設計するのだと・・・。 一応、出典は 昭晃堂 NewText電子情報系シリーズ第9巻 論理回路 高木直史著 って本のp134演習問題なんですけど・・・。
6 :
名無しさん@1周年 :01/09/12 15:02 ID:q8OMF6cI
例題としては、0101系列検出器をJK-FFを用いて設計する場合は、 状態割当が、 Y1Y2 Z x x y1y2 0 1 0 1 ーーーーーーーーーーーーー 0 0 1100 0 0 1 1 1110 0 0 1 0 0100 0 0 0 1 1110 0 1 で、JK-FFで実現した励起関数が、 J1 K1 J2 K2 x x x x y1y2 01 01 01 01 ーーーーーーーーーーーーーーーー 0 0 10 ** 10 ** 0 1 11 ** ** 01 1 1 ** 00 ** 01 1 0 ** 11 10 ** って書いてありましたが、意味がいまいち分かりません。
7 :
名無しさん@1周年 :01/09/12 15:03 ID:q8OMF6cI
あと、シフトレジスタってのはその本には書いてなかったので たぶん使わないかと・・・。 よろしくお願いします。
状態割り当ては適当でいい。
でしょうけど、これが一番簡単になるらしくて・・・。
10 :
名無しさん@1周年 :01/09/12 16:33 ID:YcxEshyA
ANDとNOTが使えないと無意味に面倒になるんですけど。
11 :
名無しさん@1周年 :01/09/12 22:29 ID:w7ZFoA6k
悪問だな。 あさはかまんさーーーーーん。どお?
6の例題って0100001とかでも検出しちゃって実用上とっても問題あるような気がするけどそれはまあよしとするのか。
13 :
名無しさん@1周年 :01/09/13 21:11 ID:y2UlFcIw
悪問かどうかは分からないですけど まったく分からないです・・・
14 :
名無しさん@1周年 :01/09/14 13:16 ID:1q56p3dQ
どんな感じにやっていけばよいのでしょう・・・
15 :
片目だけあけてます :01/09/14 14:00 ID:be0tUW4g
っつ〜かD-FFとSR-FFに理由を求めようとしていること自体 がかなり愚問かと。 D-FFは2進バイナリカウンタとして単純に考え、欲しい目的出力がでるまでカスケード (並列接続)するだけで考えます。 SR−FFはセット、リセット機能を持つカウンターバイブレーターってだけで、目標のと ころまではリセットを行わず関数保持が行われるだけです。 ところでシフトレジスターの考えはFFを用いた多重回路の場合には必然的に考えを導入した ほうがより計算しやすくなりますよ。
う〜ん、確かに、こういった問題は、 今まで習ったことを生かしてD−FFまたはSR−FFを使い、設計するという ふうに進めた方がいいと思うねぇ。そうするとできるんじゃないかな? 方法の一つとして、D−FFを並列レジスタにして、前段の組合せ回路で クロックを制御するのが考えられるが。 SR−FFを使う場合は、D−FFになるよう組んでみるとか等等。 (ちょっと面倒になるか・・・)
17 :
ASIC設計者 :01/09/14 17:25 ID:1KmwvaQQ
大学(でしょ?)って今でもそんなこと教えてるのか...ヘルプにならなくて スマソが、実際的な回路設計センスから言えば、そういった回路を作るなら 状態遷移を書いてごちゃごちゃやるのではなく、3の人が書いておられるやり方が 一番まっとうだよ。問題の作成者は状態遷移(オートマトン)を書かせたがってるん だろうけどね。 あと、同期回路にしたほうがいいよ。16には悪いけど、クロックをいじるのはやめましょう。 こういうのを見ると、つくづく学校の回路設計教育って意味ないなあと思ってしまうね。 実際の物を作ってないところが物作りを教えてるのが、そもそも根本的な問題だな。
18 :
アナログ屋さん :01/09/14 20:58 ID:3mx4N/zw
うーん俺が大学のときはこの手の問題は シフトレジスタ+組み合わせ論理回路でやってたけどねえ。
19 :
名無しさん@1周年 :01/09/14 21:56 ID:VUbRa8MI
入力1ビット、出力1ビット、ベースカウンタ2ビットっていう、 シンプルなステートマシンを設計させようという目的の問題なのコレ? シリアル入力からパターンを検出するっていう目的からスタートしたら、 >3の方のうように考えるのが普通ですもん。
20 :
ASIC設計者 :01/09/15 03:23 ID:5QU/Q6XQ
>>19 > シンプルなステートマシンを設計させようという目的の問題なのコレ?
出典が大学の先生が書いた論理設計の教科書みたいだけど、そうならまずステート
マシンを作らせようとしてるはずだよ。十中八九「順序回路の設計」みたいな章が
あって、状態割付して励起表(いまどき励起表というのが泣かせるけど)書いて
積和形の論理式立ててクワイン・マクラスキーで論理圧縮、という一連の作業を
やらせようとした問題のはず。
この手の教科書では、ほとんど順序回路=ステートマシンという発想で書かれてる
のが泣かせる。
>>1 要は、状態遷移を書いた後で、「どんな条件下でFFを1ないし0にするか」を
きちんと整理して書いたものが励起表だよ。あとはその励起表からFFの入力論
理式(励起関数)を立てて、そのとおりにゲートをつなぐだけのこと。
単純なことなので、あまり難しく考えないほうがいいよ。
ま、実際の設計はこんなふうにはまずやらないので、あくまで単位とるためと
割り切ってやってください。知ってて得はあまりないけど、損にもならないから。
21 :
名無しさん@1周年 :01/09/15 03:27 ID:5QU/Q6XQ
sage
22 :
名無しさん@1周年 :01/09/15 15:03 ID:YwHfryLU
D−FFを並べて、4ビットのシフトレジスタにして、 シリアル−パラレル変換みたいな感じで、 各ビットの出力をデコードするだけじゃダメなの?
23 :
ASIC設計者 :01/09/15 16:47 ID:Bo3erPRU
24 :
名無しさん@1周年 :01/09/16 08:20 ID:ulKXvOtE
>>17 >実際的な回路設計センスから言えば、
>実際の物を作ってないところが物作りを教えてるのが、そもそも根本的な問題だな。
実際の回路設計を独習できる本ってありますか?
あれば読んでみたい。
25 :
D級 :01/09/16 11:14 ID:doGxOxaY
>>24 C級あたりの本よんどけばいいんじゃん。
教科書よりましだとおもう
あと非同期回路がんばっているようなほんはむししたほうが
いいとおもうし
26 :
名無しさん@1周年 :01/09/16 15:50 ID:F1.adhgY
みなさん、どうもありがとうございます。 とりあえずがんばってみます。
27 :
憂う :01/10/25 00:27 ID:y7H1j7AQ
>>1 の質問を読んでつくづく考えたのだが、状態遷移を叩き台にした実践論理回路
教育は道を間違っていたとは思わんか?>>手練れな老設計者
28 :
名無しさん@1周年 :01/10/25 01:39 ID:uazYyXJs
その事をさんざん上のほうで論じてるだろうが。よく読んで書いたのか?
29 :
名無しさん@1周年 :01/10/25 01:44 ID:uazYyXJs
30 :
名無しさん@1周年 :01/10/25 11:03 ID:Ym6hVf8n
31 :
名無しさん@1周年 :01/10/25 13:50 ID:Ym6hVf8n
>>29 同意だけど、Kばやし本は大学教授の書いた教科書よりはマシだと思う。
教科書はほんと役に立たん。10年前ですらなくて20〜30年前の技術ばっか。
Kばやし本も、後半のカウンタやシーケンサは10年前ならまあ役にたったけど、
今はチップインターフェースまわりのごく限定されたところ以外では、まったくの無用と
いうか有害。それを理解できない何とかカウンタ信者は、いまだにたくさんいるみたい
だけどね。HDL時代になってああいうのが逆に新鮮に見えるのか、DWMもやたら持ち
上げてるけど、そういうことわかってるのかね。
>>27 手練な老設計者というと聞こえはいいけど、昔の技術で進歩が止まったままになってしまって
今じゃ役立たず、とも言えるね。
>>11 10/25にこのスレがageられて気がついたのですが、
私の脳ではSRラッチの出力を
Dフリップフロップのクロックへ居れるまで事ぐらいしか思いつきませんでした。
おそらくスタートの1がシフトレジスタ構造のDFFを移動するにつれて、
不定のSRFFの情報だけ除去しつつステートが進むのでは?という気が。
もうちょっと考えます。今修羅場ってマスので。
33 :
すまん :02/01/28 20:54 ID:AKgA+6c6
論理設計を状態遷移図を使って設計したことがないので、すまん。 >3 一般的です。シフトレジスタ、カウンタ、ラッチ、ナンド、ノア、EXオア、 インバータなどの動作を組み合せているだけです。 なぜ、大学で状態遷移図を教えるのだろう。設計するとき逆に邪魔になる。
4ヶ月以上前の書き込みにレスつけるのはあんまり一般的でないぞ・・・
35 :
名無しさん@1周年 :02/01/29 03:47 ID:R6u9YSPK
なぜデジタルのスレは伸びないのだ?
36 :
名無しさん :02/01/31 00:40 ID:EwRyenIO
みんな行儀がいいから、2chに来ないとか
37 :
ほげほげ :02/01/31 00:46 ID:1O9jDo6v
ほげむぱ
38 :
名無しさん@1周年 :02/01/31 13:34 ID:cP2KG0A3
ALTERA/XILINXスレは結構伸びてるよ
39 :
名前いれてちょ。。。 :02/02/01 23:52 ID:YDOkZuly
>>38 だって、書いてるもん(w
コレ関係の仕事している人って、みんなドコのスレに書いてるのか知りたい。
兆℃いい板が無いよなぁ。やっぱり機械高額板で正しいのかな?
40 :
medellia of the gray skies :02/02/02 00:04 ID:/rEXcVBX
>>39 情報システム板ってあれですよねー、
企業のスレは禁止!ってなってるわりには
企業スレばっか。
なので計算機・工学・デジタル関係はこっち、
材料関係は材料・物理板、と使い分けてます。
41 :
名前いれてちょ。。。 :02/02/02 01:05 ID:JH/QaLhn
>>40 ふむふむ。
一時期、VHDLの話題をプログラム板でスレ作った学生がいたので書いたことあったけどね。
プ板に近いことやってると思うけど、やっぱり違うもんな。
>>38 ただの自営業が業務日記のように我流の蘊蓄を書いてるだけ
半個人スレ化してるから誰も相手にしてない
>>35 本当のところ実業界ではデジタル設計だけに特化した業種はもうエレクトロニクス
との繋がりが切れた浮き草
稼業(かぎょう)なのだよ
アドビのイラストレーターを使うデザイナーや昔のワープロ入力屋のような存在
白日のもとに晒せば特殊なツールを使いこなせる特技を喋ってるだけの話
気難しい職人は皆世の中自分が中心と思ってる
>>42 けっこう辛らつなこと書くねぇ。
デジタリアンは頭を使わないからダメでやっぱりアナログってことをいいたいのか?
デザイナーや入力屋といっているアンタは、プログラマーというかコーダーなのね。
言わなくてもわかってるようだけど、これからはデザインライブラリのテクノロジも
どんどん微細化するし、クロック周波数も高くなれば単なる論理設計屋だけでは
全てが解決できない領域に突入する(というかすでにそうだけど)。
LSIを部品として捕らえるのは結構だが、ネジなどと違って考えて動作する「意思」を持つ部品。
結局、今まではシステムとして構築していたモノをLSI化することはまだまだ続く。
44 :
名無しさん@1周年 :02/02/02 09:41 ID:5nWk6bzq
>>43 >>42 の言ってる「デジタル設計だけに特化した業種」ってのが
>>43 の言ってる「単なる論理設計屋」って事じゃないですかね?
結局、1/0しかわからないデジタル屋さんはこれからは辛いよ、って事では
両者共に同じ事を言ってるように思えるのだが。
ちょっと違うと思って書いたけど、やっぱり一緒かも。でも違うよーな。
デジタル設計は、フロントエンドからバックエンドまで、ハードウェア/ソフトウェアのシステムレベルを
トータルで考えることができること。更にSoCでデジアナ混在なら、アナログの予備知識も必要だし。
すでに自分の頭の中では、これら含めてデジタル設計という考えだった。
だから、
>>43 ではデジタル設計に特化しても大変と言いたかった。
>>42 が「デジタル設計だけに特化した業種」を「論理設計だけに特化した業種」
という意味ならば同じでーす。
ちなみに特殊なツール使いこなせるのもすげー重要だよ。
(
>>42 は使いこなせるからヴァカとか軽んじた発言はしてないけどね)
46 :
:02/02/02 13:36 ID:3YIZsZvw
ネ ジ が 低 級 な 部 品 で 悪 か っ た な あ
>>46 文を読めない、もしくは歪曲して捉えることしかできない、単なるひがみ。
49 :
名無しさん@1周年 :02/02/24 03:56 ID:zpxFXorX
シフトレジスタ、NAND、LATだけでできます。
50 :
名無しさん@1周年 :02/02/24 09:16 ID:5iRGsnMj
51 :
名無しさん@1周年 :02/02/25 17:20 ID:lZKfWlxz
42 = デジタルはTTL設計しか知らず、HDLにはついていけない気難しい職人 それは FPGA設計者=CADオペレータ なんてことを信じ込んでる時点で明らか(w
52 :
名無しさん@1周年 :02/02/26 01:05 ID:U/2JaQg3
>51 確かに全然違うわな・・・FPGA=CADオペじゃねぇ〜な。 ってきょうび、図面入れるだけのCADオペってあるのか?!
53 :
名無しさん@1周年 :02/02/26 01:17 ID:u0VS9NH5
>>51 最近はHDL設計とそれをサポートするツールが普及したせいで
誰でもそこそこ論理回路が組めるようになって、
論理回路の設計だけで設計者の回路技術の差を出すのが難しくなってるでしょう?
そんな状況を皮肉って
>>42 は論理設計しかできない人をCADオペレータなんて言ってるんじゃない?
54 :
名無しさん@1周年 :02/02/26 02:26 ID:EzuDZCnP
論理設計なら○ば○しジョンソンカウンタで差をつけよう
55 :
名無しさん@1周年 :02/02/26 13:46 ID:sGuOJBZc
>>53 カウンタみたいな昔の実用回路を作るうえで、素人でもとっつきやすくなって、差がなくなっただけ。
今の実用回路では、HDLであろうとツールを使おうと、依然として設計者による差はある。
むしろ、昔よりスキルの差が拡大している。それはツールの使い方の差ではなくて設計の差。
>>42 はそういうことは当然知ってるんだよな?
56 :
名無しさん@1周年 :02/02/26 14:17 ID:Gvy6DAWQ
42のような事が言えるのは相当やってるやつだ。現場でやってる者同士感でわかる。
57 :
名無しさん@1周年 :02/02/26 14:46 ID:CsOGMRQF
>>56 42は自嘲的に言ってるってことか? 分かりにくい言い方をする理由がよく分からんが。
ロジック設計者でも昔風な論理設計の知識だけでは駄目で、作るアプリケーションに対する知識や
合成ツールが何をするのかに対する知識がないと差がつけられない、というのなら賛成。
アナログ設計しか知らない人がデジタルは頭を使わなくてよいと言ったり、
HDLを知らないロジック設計者がHDLは頭を使わなくてよいと言ったりするのと
同じ感覚であるのなら、それには反対。そんな底の浅いものではないな。
ずいぶん前のものですが
>>33 多分、この本を書いた先生が情報系の先生だからでしょう。
(当人に論理回路を教わったので確かです。ちなみに私も情報系です)
カリキュラム的に後に出てくる、オートマトン理論への準備という意味があると思われます。
59 :
名無しさん@1周年 :02/03/26 21:11 ID:+TIUVaQQ
愚痴書いてンじゃねえよ > 名無し!!
60 :
名無しさん@1周年 :02/05/31 13:27 ID:jYSQl+sQ
NANDだけで下の出力になるような論理式を教えてください 入力|出力 0 0 | 0 1 0 | 1 0 1 | 0 1 1 | 0
宿題丸投げだからヒントだけ a AND b = NOT (a NAND b)・・・@ NOT a = a NAND a ・・・A が判ればすべての論理式が構成できる。 入力|出力 a b | c とすると表より c = a AND (NOT b)となる。これを@Aで解けばよい。 x = b NAND b ・・・ NOT b y = x NAND a ・・・ (NOT b) NAND a c = y NAND y ・・・ (NOT b) AND a を c = ( ( b NAND b ) NAND a) NAND ....に展開すると答え。 NOT、NAND演算子はは適当に書き換えてね。~x、 ~Λ、~( Λ )・・・etc
63 :
60 :02/05/31 23:48 ID:QM3s3Q3t
>61 DAT落ちしかけていたスレなので放置されると思っていたのに もうレスがついていてうれしいです。 ヒントのおかげで何となくわかりそうです、ありがとうございます >62 わかりました。
今更、手組みで16bit*8bit乗算器とか入力ってのが来た。 論理合成でやらせろって……
65 :
名無しさん@1周年 :02/09/03 01:09 ID:QdsbxBGu
手で書け、と言ってもできないヤシ続出
66 :
名無しさん@1周年 :02/11/04 23:12 ID:aLNlq24m
デコーダとORを用いて全加算を構成したいんですが。 よろしくお願いします!
67 :
名無しさん@1周年 :02/11/05 00:05 ID:37oQIr4R
氏ねよM大
68 :
名無しさん@1周年 :02/11/05 00:08 ID:37oQIr4R
煽っててナンだが、ついでに マルチプレクサとNOTを用いて全加算器を構成してくださいな。 ねらーよ、よろしく。
69 :
名無しさん@1周年 :02/11/05 00:18 ID:h0R6qXfI
70 :
名無しさん@1周年 :02/11/18 16:01 ID:CfIMORKp
カルノー図でつらくなってきたんですが何か他にいい方法はありませんか?
71 :
名無しさん@1周年 :02/11/23 14:10 ID:GACXQ62b
デジタル値で8ビットの擬似正弦波を発する論理回路の設計をしたい。 1、フリップフロップを用い、nを入力し4n(8≦n≦64)をカウントする時に値を0にリセットする8ビット同期式のカウンタの回路図を書きたい 8ビットのインクリメント回路を使ってよい。 2、1の正しく動作する為の最大動作周波数を求めたい 3、8ビットのtと6ビットのnを入力してsinπt/2n(8≦n≦64)の近似値を出力する論理回路の回路図を書きたい。sin関数の近似にはtayler展開を使用する 8ビット加算回路、減算回路及び8ビット入力16出力の乗算回路を使ってよい 4、3の回路の入力tが変化したときの伝播遅延時間は? 5、1と3より目的の回路を書く。 6、5での回路が正しく動作する最大動作周波数は? ごめん、1すら解けません(汗 何方かアドバイスをしてくれる神は居られないでしょうか? 〆切が迫ってるのに1さえ解けない・・・というか1が解けないのに2以降が解けるはず無い・・(哀
( ´,_ゝ`)プッ。某C級ゥェーブのバクナンバーを連想でちね。〆切はトラギの呻臭奇辞でちか?
74 :
名無しさん@1周年 :02/11/23 17:23 ID:iqboS1x4
>>72 、73
やべぇ、俺元ネタわかんねぇw
逝ってよしかな?C級ゥェーブてナニ?
釣られない為に出来れば詳細キボン
75 :
70 :02/11/23 19:42 ID:qjdFMVwv
>>72 いや、ネタでなくマジで(汗
↑の課題が解けないの・・
どこかの本の題材なら教えていただけないですか?
誘導スレdat堕ちしてる・・
76 :
名無しさん@1周年 :02/11/23 22:43 ID:w3ud05WL
>>75 回路で擬似正弦波を作るために、しかも8ビットのを作るために
tayler展開なんかする設計をするような奴は馬鹿です。まるで
使い物になりません。どっかの高専か大学の教師ですか?
素人が分かったようなふりをして偉そうに若者の教育をするな、
社会の害毒だと言っておやりなさい。
77 :
名無しさん@1周年 :02/11/23 23:56 ID:qjdFMVwv
>>72 ,73
激しくその本について詳細キボン
>>76 私、情報・電気系の学生じゃないので分からないのです(´・ω・`)
実験のレポなのに実験に関係ない課題が出ました(必修教科)
本人曰く「今やってる範囲では難しいので約1ヶ月猶予、質問は不可」
*教本、参考資料無し
時間があっても解けないものは解けないです・・
提出は来週・・。・゚・(ノД`)誰かタスケテ
>>78 スマソ、切羽詰ってるので藁にも縋りつく思いなんです(汗
逝ってきますです
>>79 質問しておいて、俺らは「藁」かい! (藁=たよりないものの例え)
答えるのやーめたっと。
>>80 ゴメソ、例えが悪かった
今まで2chで質問してまともな返事返ってきたこと無かったからさ・・・・
それにしても腐った問題だね
84 :
名無しさん@1周年 :02/11/26 11:37 ID:xRSB6xtk
タイミングチャートを書けと言われ、色々調べてみたのですが、情報が少なくて 書く手順がよく分かりません。入力/出力端の選定や、入力するデータ等につい て、何かセオリーのようなものとかあるのでしょうか??
85 :
名無しさん@1周年 :02/11/26 18:10 ID:aRgibZL2
>>71-84 ._,,,,,,。,,、 广'x、 ,,、._ 」'゙''i、
,,,,,_.,,,,、广゚┐ .,,,v―冖"~゛ ゙'i、 .ト ,|,_ riゃ .} .,i´ '冖i、
.] ` f゙,l° ,i´ .゙l_ .y-┐ 'や'゙"゙’ _,,,vr" .゙ト.゙'x,,,,广 ィ・'''゙~ .._,,v・゚ヒ''''・x、
入、rУ ,iレ-v,,,、 .,r°."'''l゙ ,|√゙゚'i、 匸 ._ .y・'゙゚,,,v―-, .:゚ーa .√ ._,rll_ :}
.,r''y|゛゙゙l..,i´ ,i"゙l, .゙ト ,r°,,, .., ._,,vぐ .`√ .,i´l广._,,,,,,,,i´ ,,i´ ,i´ ,「 .:| .~''''″
.r″ .|゙l、 “ .,i″.yi入-イ il∠i、.` .,メ| | 」'ト .,,i´ .,i´ ,, ̄ .[ .,i´.,,,,,,! .]_
.゙l_,i´,レ .'_,,,,レ ~''┐ .,r°.,i´.| .| ,l゙ :゙l、 ,,i´ ,i´ l゜.゚L__ .:―ヤ゚″_ :~''=、
.,r″.,x=,, .,i´ ,x'".,,x'″ .゙l、 ゙冖''″ .] | .,i´ .゙l, .~1 .゚L '゙〃 ,n, .,,}
.,l彡'''″ .゙~"''''''''''"゜ .テ''~゛ .:゚'―---―・° ―″ .~''¬―'″ .:゚=_,r″  ̄
86 :
84 :02/11/26 18:39 ID:xRSB6xtk
あれ?ここもネタスレなの??? 工学板難しい過ぎ。まっとう質問スレがわからん。
87 :
名無しさん@1周年 :02/11/26 19:11 ID:FJPO08Xh
低学歴が荒らしてます
>>84 セオリーなんてないよ。
まずは書いたものをどこかにうpしてみてよ。
「こうした方がいい」ということがあれば、書き込みますので。
89 :
名無しさん@1周年 :02/11/26 23:31 ID:yT7WFu8u
>>75 ,77
これだ、答えてやったからもう来るなよ
それと生涯漏れ様に感謝しろ
小林 優 : 入門Verilog-HDL記述,DESIGN WAVE BOOKS 5,CQ出版社,1996
困ってる人を後ろから突き落とすC旧信者
質問者・回答者・問題全て腐ってるな(藁 さすが2chだ
92 :
84 :02/11/27 13:23 ID:M1S7c5v3
とっかかりが無くて書けないからこんなとこで、わざわざ聞いてやってるんだよ馬鹿 意味の無いレスすんなよな
>>92 タイミングチャートも書けない生徒は、素直に先生に訊け
94 :
84 :02/11/27 23:15 ID:pQIeagLL
>>92 いや、まぁ、言っている事は半分当たっていますが、偽者さんです。
>>93 学生に戻りたいですな。いや、報告書でH/W分まで書く事になってしまって
回路自体は簡単なセレクタ(アービタというのかな?)だったので理解
できるのですが、簡単でいいからチャート書けと言われて・・・。
仕方なく状態遷移をフローチャートで書いたら「バカか?タイミングチャート
書け!」と言われて、イネーブル2つとクロック/リセットが入力で、排他処
理された出力が2つ・・・と書いたら、タイミングチャートと言うより、真理
値表のような。要は回路説明用のタイミングチャートなのですが、中間のFFと
かも表記するものなのですかね??タイミングチャートと言うと、セットアップ
/ホールド等の部分拡大した物しか見たことないので、全体を示す物はよく分か
らんです。H/W屋はS/Wは「分からん」で済まされるのに、何故かS/W屋はH/Wの手伝
いをさせられる・・・。よそもそうなの??
>>94 FFへのクロックを最上段に書き、各入力と出力とを順番に左から右へ書けばよろし。
あと、S/Wを「わからん」で済ませられるH/W屋はだめぽ。 H/Wのタイミングチャートを今まで見たことないというのも信じられないけど、 上位レイヤーなS/Wな人は、そういうものなのかな?
97 :
71 :02/11/28 18:42 ID:cBR6+DBR
えと、お聞きしたいのですが 真理値を書こうとして色々やってみたのですが意味がよく分かりませんです(汗 >nを入力し4n(8≦n≦64)をカウントする時に値を0にリセットする8ビット同期式のカウンタ 00000001 00000010 00000011 00000100 00000101 00000110 00000111 00001000 これは100や1000のところで値が0になるという事なんでしょうか? 後、8ビットのインクリメント回路とは入力と出力の間で1繰り上がる回路と見てみていいのでしょうか
98 :
名無しさん@1周年 :02/11/28 20:14 ID:S9PlAM8j
>>71 1を入力した時は100でリセット、10を入力した時は1000でリセット。
と書いてあるように見えます。
>>71 初期設定の回路をのぞけば、下のような構造の回路にすればよろし
----------------------------------------------------------
| |
----> 二つを --(不一致)----> AND -----> 8bitFF ---> +1 ---> カウント出力
n --> 4n -----> 比較 |--> |
| |
----------------------------------
---------------------------------------------------------- | | ----> 二つを --(不一致)----> AND -----> 8bitFF ---> +1 ---> カウント出力 n --> 4n -----> 比較 |--> | | | ----------------------------------
注意。ここは削除リストに載ってるのでやがて削除になるよ。 せっかく書いても残らないから本スレに移った方がいい。
103 :
71 :02/11/30 00:48 ID:LoabbOHJ
>>98-100 答えて頂きどうも有り難う御座いますm(_ _)m
アドバイスを参考にしてやってみますね
>>99 、102
何処で質問すればいいか分からなかったもので、、すいませんです(汗
πt/2nは普通1/4までなのでは
この質問は方々で見掛ける。Aで教わったのをBで補充質問してる。それは止めたがいいぞ。 バレたら誰も教えてくれなくなるし。
おまえら釣られ過ぎ(藁
所詮は向上心を忘れて厨房を煽ってるちゃんねら供ですから、御偉方にはそれが分からんのです ってかまだ漏れの立てた、こんな糞スレあったのかw もうこのスレ用済みだからとっととdat落ちしろよな ていうか結局のところおまいらまるで役に立たんかったな・・(懐 以後精進汁
108 :
名無しさん@1周年 :02/12/08 22:34 ID:eyinPRtG
同期と非同期の違いを教えてください。
109 :
名無しさん@1周年 :02/12/08 23:13 ID:SHOmK9ke
1は大学どこですか? 俺は電気工ですがそんな難しい問題はでないんですが。
111 :
名無しさん@1周年 :02/12/09 01:05 ID:5SeYbKPA
こういった論理回路とか、凄く好き。 分野的には何になるんですか?計算機科学?情報工学?
すでに終わった技術。 「パズルのようで楽しそう、好き」というレベルは80年代で終わった。 現在はそこはもう自動化されて頭脳を要しないマウスクリック作業だ。 建築の2バイ4工法のように規格品を組み合わせるだけ。やがてこれも 人手を要しないことになるのは目に見えてる。 くれぐれも間違った夢を見て人生を誤らないように。 終わった技術を楽しげに語る旧世代が仕事した環境はもう無い。 これからの世代にはこれからの新しい環境がある。 真空管アンプの蘊蓄話と同じだ。
113 :
名無しさん@1周年 :02/12/09 03:31 ID:4CJl5ich
114 :
久しぶり :02/12/09 18:02 ID:chkt5QRl
にこの板来たら、論理回路のスレ出来てたんだね。
>>112 すでに終わった技術。
まあ、そうかも。研究分野では無くなってるかもね。
>>71 もう一週間以上経ってるから遅いかもしれんけど、テイラー展開で
1ビット以内の誤差に収める方法を作ってみた。急造だから、めちゃくちゃ
かもしれんが、とりあえず結果は合ってるよ。
n=63の時の1/4周期分の結果だよ。
(2^27*204)*t-(2^14*175)*(t^3)+88*(t^5)
とりあえず、係数の乗算器を8ビット以内に押さえてみた。
頭の良い人だともっと良い解を思いつくだろうけど、1時間で作ったので
私にはこれが限界。かなり大きな回路になってしまった。
>112 真空管アンプの薀蓄話の83%はガセだよ。 真空管テレビの修理屋の薀蓄話は84%が真実だよ。 真空管ラジオ屋の70%はテレビ技術についていけなかったんだよ。 モノクロテレビの組立屋の85%はNTSCを理解できなかったんだよ。
116 :
名無しさん@1周年 :02/12/09 23:52 ID:5SeYbKPA
>>112 そうなんですか。折角、熱中できるものが見つかったと思ったのですが、残念です。
通信等にも興味があるのでそっちに行きます。
117 :
ななし :02/12/10 00:08 ID:wZYo026m
でもね、枯れた技術ということは何処へ行っても基礎知識として持って おいた方がいいのは確かだよ。 通信でフィルタを作る場合アナログ回路もディジタル回路も数学も知って いて、その先に工学の専門知識を必用とすると思うよ。
118 :
名無しさん@1周年 :02/12/10 00:33 ID:6QdQiVvq
>>116 論理回路はデジタルの基礎です。英語でいえばABCですよ。
通信も現在のラジオやテレビに使われているアナログ変復調方式を習った後は、
FAXや携帯電話、GPSなどに使われているデジタル方式を習うでしょうから、
どの道やることになると思いますよ。
119 :
名無しさん@1周年 :02/12/10 00:49 ID:ektTi32Q
枯れた技術を持つことは、もしも、 自分が一本立ちするようなときに生きてくる。 会社で細分化された仕事のみでご満足されてる となかなかわからないけど。 と、したくないのに一本立ちさせられたオヤジの戯言ですた
120 :
116 :02/12/10 17:57 ID:ap4ObM1j
>>117 ,118,119
親切にありがとうございます。研究分野にするのはちょっと・・・だという事がわかりましたが
基礎として、学校でも必要だし、勉強しておきます。なにより、楽しいので。
研究するなら3進法での情報処理を考えるとかどうだ? 理論的にはe進法(eは自然対数の底)がベストだから3進法なら2進法よりも 効率がイイ。 最大の問題は3進法を具現化するモノをどうするかにある。
122 :
ななし :02/12/10 20:28 ID:wZYo026m
その昔あったよ。ソ連の計算機の解説書いた本に載ってて驚いた。 何年か前に会社に特許を買ってくれという文書が届いた。3進コン ピュータ関連だったけど、使い物にならん特許案だった(成立は そっちで頼むというとんでもない文書)。笑えたけどね。 >最大の問題は3進法を具現化するモノをどうするかにある。 やっぱり、+0-なんだろうけど、今からなら量子コンピュータの方が 面白そう。あ、生物使ったのとかのも面白いかな。
123 :
名無しさん@1周年 :02/12/11 00:32 ID:nCV8sOT2
>量子コンピュータ 確かに、面白そう。量子通信とかも。これって情報工学科じゃないよね?
124 :
名無しさん@1周年 :02/12/11 01:32 ID:lPQMQTga
>量子コンピュータ 名前が面白そうで惹かれがちだが、実際には因数分解とデータベース検索 ぐらいにしか応用できないという、汎用性が恐ろしく欠けるコンピュータ。
125 :
名無しさん@1周年 :02/12/11 22:19 ID:nCV8sOT2
>汎用性が恐ろしく欠けるコンピュータ。 そうなんですか。 確かに、量子コンピューターといえば、必ず因数分解の事が書いてありますよね。 量子通信とかはかなり良いのでは? でも、こういったものが実現されるのは何年後やら・・。 専攻にしても、就職が心配でつ。
専攻つったって、就職先でその延長みたいな仕事に就けることは そんなに多くないと思われ。 それより学生の時に物事に対する探求や取り組みの姿勢を身につけて おくのが大事ですよ。そういう意味で自分の興味ある事を専攻する のは良いことではないかな。
127 :
名無しさん@1周年 :02/12/12 04:20 ID:fpgcIV/r
今現在出ているPentiumプロセッサーなどのCPUは、 乗除算も1クロックで出来るんですか?
ぺんちゃんにそんな芸当は出来ません。 G4はどうだっけ? 一般にDSPと呼ばれるプロセッサは積和計算を見かけ1クロックで実行します。
129 :
127 :02/12/13 00:59 ID:Jf4vhikj
130 :
名無しさん@1周年 :02/12/13 06:09 ID:gLHAYdij
かなり遅レスだが...
>>110 それは組合せ回路と順序回路の違いかと.
>>108 は同期/非同期カウンタとかの事を聞きたかったのだと思われ.
131 :
名無しさん@1周年 :02/12/13 16:10 ID:VrH8DK8h
よろしくお願いいたします BIOSとドライバってどう違うのでしょうか? ブートプログラムとBIOSって別物なのでしょうか? OSとブートプログラムは別物なのでしょうか? あと、CPUの教科書に書いてる、 CPUが立ち上がるときプログラムカウンタが指すアドレス 0、1、2、3 っていうのはブートプログラムを指しているのでしょうか?
132 :
名無しさん@1周年 :02/12/13 16:26 ID:t73bzYpd
133 :
110 :02/12/13 22:50 ID:wfd7vkFK
>>130 >それは組合せ回路と順序回路の違いかと
今読むとそう読めますね。。。
同期カウンタ、同期リセット、同期通信のどれでも使えるように、
「共通の(同期)クロックを使うか、使わないか。」
では、どうでしょうか?
134 :
ななし :02/12/13 23:13 ID:nDZEbJdt
今日は疲れたな。たまには2chで休みだ。
>>131 ややスレ違いかもしれん。でも、まあ回答を書いてみる。あまり長引く
ようなら別の所へ。
>ブートプログラムとBIOSって別物なのでしょうか?
別物。大昔は完全に違った。ミニコンの時代はブートプログラムを手入
力し、それを動かしてOSをブートしてたこともある。パソコンの場合
ブートプログラムがBIOS ROMの中に入っているので、あまり区別しなく
なった。BIOSはBasicIOSystemなので、基本的には入出力を受け持つ
プログラムだ。CP/MでBIOSと呼ばれるものはOS(?)とともにディスクか
らロードされた。デバイスドライバはBIOSで対応しきれないデバイスを
コントロールするために使われる。例えば、IBM PC互換機で文字を表示
する場合、BIOSを呼べば表示できるから、特にドライバを必用とはしな
い。また、点を描画したりという基本的なグラフィックもBIOSで表示で
きる。しかし、BIOSで規定された範囲を超える表示をするにはハードウ
ェアを直接コントロールするか、ドライバを使うことになる。基本的に
はハードウェア直接コントロールで何でもできるが、アプリケーション
を作る度にこのルーチンを書いていては効率が良くない。そこで、ドラ
イバを使うと開発効率が向上するし、アプリケーションのハードウェア
依存性を少なくすることができる。
UNIXやWinNTのような保護されたOSの場合、ドライバはカーネルモード
で動き、ユーザーモードで動くアプリケーションとは違う動作をしてい
る。こうすることにより、OSの安全性を向上させることができる。
135 :
ななし :02/12/13 23:21 ID:nDZEbJdt
横レスですけど、
>>130 >それは組合せ回路と順序回路の違いかと.
ではなく、
>>108 は同期/非同期カウンタとかの事を聞きたかったのだと思われ.
こちらで、
>>133 >「共通の(同期)クロックを使うか、使わないか。」
こうだと思いますけど。
非同期の順序回路ってのがありますし。
136 :
:02/12/13 23:30 ID:53tRdmVy
>>131 全然スレ違いの気がするが軽く。
>BIOSとドライバってどう違うのでしょうか?
言葉の意味が広いので、正確な答えはできないけど、一般的には
BIOSの方がハード寄りで、ドライバの方がOS寄りの制御をする。
>ブートプログラムとBIOSって別物なのでしょうか?
一般的にブートはBIOSの基本機能の一つ。ただし、ブートプログラムと
一言で言うが、ファームのブートプログラムの場合の話。OSもブート
プログラムだし、システムコマンダとかアプリケーションもブートプロ
グラムと呼ぶので、その場合は別物だが。
>OSとブートプログラムは別物なのでしょうか?
具体的にどのようなシステムを指しているか書いていないので、回答は
難しいです。例えば、PC起動の手順をざっくり書けば
1.CPUがある番地からプログラムを実行するように出来ているので
そこにBIOSプログラムを書く。
2.BIOSはセルフテスト、デバイスの初期化、新デバイスの発見等を
おこなう。得た情報は、OSに渡す。
3.一通り処理を終えたBIOSはOSに制御を渡す。OSはドライバ等
を読み込みデバイスの制御をおこなう。
って感じ。更に詳しい事聞きたければ、OS板辺りに来て詳しい質問
をしてくだされ。例えばPC関連BIOSだけでも、PC自身から、SCSIBIOS、
VGABIOS、色々あるので、具体性の低い質問は回答が難しいよ。特に、
CPUに関する質問の方は、練直した方がいいと思うよん。
137 :
名無しさん@1周年 :02/12/13 23:37 ID:VrH8DK8h
>>134 >>136
どうもありがとうございました。
PC等/OS ってのがありました。移動します、そちらでまた質問させていただくかもしれません。
138 :
110 :02/12/13 23:38 ID:wfd7vkFK
>>135 レスどうもです。(かな?)
すみません、趣旨がよく分かりませんでした。。134はよく分かったのですが。。
133はこれでいいのでしょうか?
ブートプログラムなんて言葉があるのか?知らなかったよ。 IPLって言うのとおなじかな?そのころはROMがなかったからな。 でもROMになってもそいつがHDDからBPBを黄泉逝ってたわけだが。 また変ったのかな。 BIOSたって一般名称だからね。ROMBIOSが昔はあった。 OSはみな自前のBIOSを持っている。特定のOSにあわせたBIOSをROMで って実装も過去にはあったみたいだが、OSの変化が激しい今日では無理だな。
140 :
ななし :02/12/13 23:51 ID:nDZEbJdt
>>138 同期回路と非同期回路の違いは
>「共通の(同期)クロックを使うか、使わないか。」
だということが真だと言いたかっただけです。
141 :
110 :02/12/13 23:59 ID:wfd7vkFK
>140 マイクロ的にみれば動作は非同期で起こる。 クロックの使用云云という切り口は誤りとはいえないと思うが、 同期式:値が確定するタイミングが確定している 非同期式:値は其のうち速やかに確定する って説明はどうよ
143 :
110 :02/12/14 00:44 ID:+tw4Vqsj
>>142 元レス(元からのレス?)ですけど、
>同期式:値が確定するタイミングが確定している
どうやって確定させるのですか?
何p秒以内の誤差であれば「確定」になるのですか?
>143 そのあたりをつつくと、スキューがどうたらって話になるんだよね。同期回路。 700psのスキューがあったら駄目です。なんてマコトシヤカに言う。 PCBのトレースを等長で引き回したりすると波形が崩れたりするんだよね。 そんなにクリチカルならチップ分けるな!と。 でまともな奴はジッタやスキューを考えてクロック巾を決めるわけだ。
145 :
110 :02/12/14 14:31 ID:seOld/8Q
>>144 >そんなにクリチカルならチップ分けるな!と。
チップ内でもスキューはありますよね。
配置配線したあとスキューがあるからというので、
クロックラインにディレイバッファ入れたりしました。(RTLで、、、)
そういう時思います、これは同期回路なのかなと。
146 :
名無しさん@1周年 :02/12/14 14:42 ID:/d2i+mNF
皆さんは情報工学科ですか? 資格(基情・ソフ開等)を取りたいんですけど、範囲を網羅してますか?
幸いなことに情処分野にはイワユル資格はない。 各種認定試験は色々あるが、受験料で儲けるビジネスモデルとなっている。 情処関連で出来る奴と出来ない奴との差はとてつもなく大きい。といわれているが その実は若くて柔らかい脳細胞の段階でシステムを決定する要因を多数を一度に 脳内展開可能な奴らの見かけの生産性が高いに過ぎない。 連中の作るプログラムはドキュメントが絶対出てこないので、動いているうちはいいが 不具合が発覚した後は始末に終えない。某M$のWindowsなんかその例だね。
>>142 >マイクロ的にみれば動作は非同期で起こる。
単位でかすぎ(w
/:|. /:|
/ .:::| / :::|
| ...:::::| / ::::|
>>149 i  ̄ ̄⌒゛゛^――/ ::::::::|
/_,,___ . _,,,,__,_ :::::::::::\
/ ゛^\ヽ.. , /゛ ¨\,.-z ::::::::::\
「 ● | 》 l| ● ゛》 ミ.. .::::::\
/i,. .,ノ .l| 《 ..|´_ilト ::::::::::\
/ \___,,,,,_/ .'″ ^=u,,,,_ v/.. :::::::::::::l!
|  ̄ ,,、 i し./::::::::.}
| / ,,____ _,/ ̄ \ \ ノ ( ::::::::::|
| |.. | /└└└└\../\ \ '~ヽ ::::::::::::::}
| .∨.|llllllllllllllllllllllllllllllllllllllll| ::::::::::{
| |.|llllllllllll;/⌒/⌒ 〕 :::::::::::}
| |.|lllllllll; ./ . . | ::::::::::[
.| |.|llllll|′ / . | .| :::::::::::|
.| |.|llll| | .∧〔 / :::::::::::::/
/ }.∧lll | ../ / / :::::::::::::::::\
/ /| \┌┌┌┌┌/./ /::: :::::::::::::::::\
( ゛゛^^¨^¨゛゛¨  ̄ ̄ ̄ /::::::::::: ::::::::::\
>>146 この手の論理回路の範囲が、情報処理か情報工学かと言われれば情報工学系。
基情・ソフ開は完全に情報処理系じゃなかったっけ??昔は、マイクロコン
ピュータ応用システム試験とか、H/W寄りな試験があったけど、今は何かに
統合されてしまったんじゃなかったかな??
151 :
山崎渉 :03/01/11 08:17 ID:bVgH9Cw2
(^^)
152 :
名無しさん@1周年 :03/01/16 19:05 ID:71D6PW8I
全加算器をNAND回路で、構成するとき、最小個数って何個ですか? 教えてください。
153 :
名無しさん@1周年 :03/01/16 19:07 ID:RANYir0w
桁数かけよ ぼけ 入力数かけよ ボケ
∧ ∧ ┌───────────── ( ´ー`) < シラネーヨ \ < └───/|──────── \.\______// \ / ∪∪ ̄∪∪ 質問するときはsageろよな、ゴミが
155 :
152 :03/01/16 20:32 ID:71D6PW8I
スマンスマン 1桁。 つーか、入力は、その桁の値と下位からの桁上げ。 出力は、その桁の値と、上位への桁上げ。
156 :
名無しさん@1周年 :03/01/16 22:58 ID:RANYir0w
って事は3入力の2出力だな。1ダースもあればできるョ
_ _ 〃┏━━ 、 パタパタ | ノノソハ))) / ̄ ̄ ̄ ̄ ̄ ̄ ̄ ̄ ̄ ̄ ̄ ̄ (((\リリ ´ー` リ < うぐぅ、質問時はsageが基本なんだよぅ ((ニE/⌒ヾ∞"ヽ \____________ (こ) ∞ |こ) く__∞,ノ し' し'
158 :
152 :03/01/17 19:37 ID:B+LrUlOI
すいません。初心者なんで。 返事ありがとうございます。 1ダースってことは、12個ですよね。 自分で考えたところ、9個までいけたんですけど、 もっと少なく出来ないですかね?
159 :
名無しさん@1周年 :03/01/18 11:22 ID:cukYpohM
∠ ̄\ + 激しく農耕 + 〜|/゚U゚| /\ヽヽ /( (ヽ⊃)_____ ノノヽ_)  ̄ ̄ ̄ノノノ ,,,, ,, ,,,,, U U ,,,,,,,, ,,,,,,, ,,,,, ,,,,,, ,,,,,, ,,,,,,
160 :
名無しさん@1周年 :03/01/18 11:23 ID:cukYpohM
∠ ̄\ + 激しく蛞蝓 + 〜|/゚U゚| /\ヽヽ /( (ヽ⊃)_____ ノノヽ_)  ̄ ̄ ̄ノノノ λλ ,,,, ,, ,,,,, U U ,,,,,,,, ,,,,,,, ,,,,, ,,,,,, ,,,,,, ,,,,,,(゜Д゜\ ,,,,,,,,,,,,,,,,,,,,,
161 :
名無しさん@1周年 :03/01/18 11:23 ID:cukYpohM
∠ ̄\ + 激しく忍者 + 〜|/゚U゚| /\ヽヽ /( (ヽ⊃)_____ ノノヽ_)  ̄ ̄ ̄ノノノλ ,,,, ,,,, ,,,,,,,,,,, ,, ,,,,, U U ,,,,,,,, ,,,,,,, ,,,,, ,,,,,Д゜\ ,,,,,,,,,,,,,,,,,,,,,
162 :
名無しさん@1周年 :03/01/18 12:27 ID:k2QhkqMV
152よ 1ダース使えば3段分の遅れで結果が得られるが。 デバイスの数を減らしたければROM使え。
163 :
山崎渉 :03/01/18 14:05 ID:+f5KLcRV
(^^)
質問があります。 ハードロジックの(A)を一ヶ所に集めた(B)を中心として 論理処理内容を1と0で表した(C)実行順に並べた(D)を 記憶させておく方法をソフトロジックと言う。 穴埋め問題です。助けていただけませんでしょうか・・・。
165 :
164 :03/02/16 15:54 ID:mrIQqP8z
どなたかお願いします・・・。
166 :
名無しさん@3周年 :03/02/16 16:05 ID:pVz+fSUX
164 HDL記述かなにかの問題でしょうか?
167 :
164 :03/02/17 01:17 ID:MvxMAT1C
ハードロジックの(A)を一ヶ所に集めた(B)を中心として 論理処理内容を1と0で表した(C)を実行順に並べた(D)を 記憶させておく方法をソフトロジックと言う。 (C)の後に「を」が抜けてました。 (A)=論理処理機能・・・? ちょっと友人に相談されたのですがわからないので。。。 ソフトロジックに関する記述問題かと思います。
168 :
名無しさん@3周年 :03/02/17 02:30 ID:HZtOI7f3
169 :
名無しさん@3周年 :03/02/17 02:34 ID:HZtOI7f3
170 :
名無しさん@3周年 :03/02/17 03:00 ID:HZtOI7f3
171 :
167 :03/02/17 23:02 ID:Tw0cD0aT
>>170 解答していただいて助かりました。
一応、そちらの板でも聞いてきます。
丁寧にありがとうございました。
板違い失礼しました。
172 :
山崎渉 :03/03/13 13:52 ID:ezzk8Fhe
(^^)
173 :
山崎渉 :03/04/17 09:44 ID:lBh9QBwB
(^^)
174 :
山崎渉 :03/04/20 04:06 ID:62iGJiyF
∧_∧ ( ^^ )< ぬるぽ(^^)
175 :
名無しさん@3周年 :03/05/18 14:20 ID:nPPV81Xn
._,,,,,,。,,、 广'x、 ,,、._ 」'゙''i、 ,,,,,_.,,,,、广゚┐ .,,,v―冖"~゛ ゙'i、 .ト ,|,_ riゃ .} .,i´ '冖i、 .] ` f゙,l° ,i´ .゙l_ .y-┐ 'や'゙"゙’ _,,,vr" .゙ト.゙'x,,,,广 ィ・'''゙~ .._,,v・゚ヒ''''・x、 入、rУ ,iレ-v,,,、 .,r°."'''l゙ ,|√゙゚'i、 匸 ._ .y・'゙゚,,,v―-, .:゚ーa .√ ._,rll_ :} .,r''y|゛゙゙l..,i´ ,i"゙l, .゙ト ,r°,,, .., ._,,vぐ .`√ .,i´l广._,,,,,,,,i´ ,,i´ ,i´ ,「 .:| .~''''″ .r″ .|゙l、 “ .,i″.yi入-イ il∠i、.` .,メ| | 」'ト .,,i´ .,i´ ,, ̄ .[ .,i´.,,,,,,! .]_ .゙l_,i´,レ .'_,,,,レ ~''┐ .,r°.,i´.| .| ,l゙ :゙l、 ,,i´ ,i´ l゜.゚L__ .:―ヤ゚″_ :~''=、 .,r″.,x=,, .,i´ ,x'".,,x'″ .゙l、 ゙冖''″ .] | .,i´ .゙l, .~1 .゚L '゙〃 ,n, .,,} .,l彡'''″ .゙~"''''''''''"゜ .テ''~゛ .:゚'―---―・° ―″ .~''¬―'″ .:゚=_,r″  ̄
176 :
山崎渉 :03/05/28 15:02 ID:jJ5vscyk
∧_∧ ピュ.ー ( ^^ ) <これからも僕を応援して下さいね(^^)。 =〔~∪ ̄ ̄〕 = ◎――◎ 山崎渉
__ __ f=(X1+X2)(X1+X2) f=X1(X1+X2) の論理回路を教えてください。
__ __ f=X1+X2X3+X2 X3 の論理回路をNANDゲートのみで構成したものを教えてください。
__ __ f=(X1+X2+X3)(X1+X2+X3) を実行する論理回路をNORゲートのみで構成したものを教えてください
180 :
名無しさん@3周年 :03/06/15 21:46 ID:1LzQeoAL
181 :
山崎 渉 :03/07/12 12:39 ID:mXBxKMRu
__∧_∧_ |( ^^ )| <寝るぽ(^^) |\⌒⌒⌒\ \ |⌒⌒⌒~| 山崎渉 ~ ̄ ̄ ̄ ̄
182 :
山崎 渉 :03/08/15 19:39 ID:c/ebNb1T
(⌒V⌒) │ ^ ^ │<これからも僕を応援して下さいね(^^)。 ⊂| |つ (_)(_) 山崎パン
?
184 :
名無しさん@3周年 :03/10/18 23:42 ID:wC4gmvFb
フリップ・フロップ回路についてくわしく載ってるサイトありませんか?
185 :
名無しさん@3周年 :03/10/18 23:46 ID:FifE7pfm
186 :
名無しさん@3周年 :03/10/18 23:52 ID:FifE7pfm
>>178 今、考えてみたけど
ORをNANDのみで実現するのですら挫折した
現役の学生のころはへっちゃらだったのに
こういうのカルノーマップ書いてなんとかするんだっけ?
187 :
:03/10/19 00:27 ID:7Y0ElCDK
>>186 下の論理変換する場合のルールを知っていればカルノー図など使わなくても良い。
・ANDの形 → 不論理ではORの記号に代える。
・ORの形 → 不論理ではANDの記号に代える。
・入出力の○ → 無印なら○、○があれば無印にする。
例えばNANDでORを作るには、不論理では上のルールから直ぐに不論理入力の
ORであることが判る(記号を図に書いてみよ)。
後は、NANDをその入力にインバータ(NOT)として入れれば、ORになる。
188 :
名無しさん@3周年 :03/10/19 00:31 ID:7Y0ElCDK
189 :
名無しさん@3周年 :03/10/19 13:23 ID:2E7kOhDA
S−RFF、D−FF、T−FFってどんな物に使われているのですか? 10進カウンタ付けると自販機の金額表示とかに使えますよね? 皆さんが今、仕事で作ってるものでもいいんで教えて下さい。
190 :
名無しさん@3周年 :03/10/19 15:27 ID:M6wJcvzz
うーん セットリセットのSR-FFとか遅延のD-FFは頻繁にでるけど Tはめったにみない というか、FFの塊のロジックICも使う量減ってきてる なんでもASICにぶちこんでしまうから ASIC設計はソフト開発とほぼ同じやしFFの意識はなくなるのよね Dタイプはラッチ回路とかシフトレジスタとか 10MHzのパルス波を5MHzにする分周回路とかに使うでしょ SRタイプはおじいちゃんがふるえる手でテレビのボタンおして 付いたり消えたりしないようにするチャタリング回路とかに つかうとかそういうのかなあ 最近はFFの意識なしで、波形チャートを描いてそんで 論理設計するからFFの意識とかまったくないんだよね カウンタ回路もVHDLで記述するとfor文になっちゃうし あの記述みるとFFのかけらもない
191 :
名無しさん@3周年 :03/10/26 23:45 ID:NpTXAeiu
超初歩的な質問ですが・・・ (A+B)((Aバー)+B)=A*C+(Aバー)*B この証明がわかりません・・・
其の手の問題は糞図を描いてみろ
193 :
名無しさん@3周年 :03/10/27 00:32 ID:lBuay1jE
おらもわかんねぇ. どこをどうやったら,左辺に存在しないCを右辺にもってこれるのか?
194 :
名無しさん@3周年 :03/10/27 00:43 ID:UCoPt83A
>>193 おお、失礼。
(A+B)((Aバー)+C)=A*C+(Aバー)*B
でした。ごめんなさい。(w
195 :
名無しさん@3周年 :03/10/28 22:22 ID:A3JvUuSE
196 :
名無しさん@3周年 :03/10/28 23:47 ID:ct7RjOaF
>>193 (A+B)*((Aバー)+C)=A*(Aバー) + A*C + (Aバー)*B + B*C
=A*C + (Aバー)*B + B*C
=A*C + (Aバー)*B + B*C*(A+(Aバー))
=A*(C+B*C) + (Aバー)*(B+B*C)
=A*C + (Aバー)*B [答]
見づらい。 /Aにしてくれ
198 :
名無しさん@3周年 :03/11/03 12:25 ID:qaOx+Zy4
{(/A)+B}{A(/B)+BC}=(A+B+C){A+B+(/C)}{A+(/B)+C}{A+(/B)+(/C)}{(/A)+B+C}{(/A)+B+(/C)} (A+D)(B+C)=(A+B+C+D){A+B+(/C)+D}{A+(/B)+C+D}{A+(/B)+(/C)+D}{A+B+C+(/D)}{(/A)+B+C+D}{(/A)+B+C+(/D)} なぜだかわからねぇ・・・
>>198 両辺を否定してみてから式変形。
加法標準形をカルノー図でも使って論理圧縮。
たぶん1つめの式は間違っている。
で、この問題プリーズ
・多数決回路を幾つでも使ってよい
・否定回路NOTを2つまでしか使ってはいけない
以上の条件の下で三否定回路を作れ。
入力 出力
┌────┐ _
A─┤ ├─ A
│ │
│ │ _
B─┤ ├─ B
│ │
│ │ _
C─┤ ├─ C
└────┘
多数決回路の入力を固定値にしてNOT作っちゃ駄目だよな?
>>200 どういうことでせう?
固定値で0と1を入力することはOKなんで
ANDとORはできるんですが・・・。
202 :
名無しさん@3周年 :03/11/04 21:52 ID:D5GxmUSw
>>201 A-2NAND-(/A)
B-2NAND-(/B)
C-2NAND-(/C)
2NANDの余った入力には1を入れておく。
>>202 多数決回路とNOT×2なんでNAND、NORは2つまでしか使えませぬ。
ANDとORはいくらでも使える。
204 :
名無しさん@3周年 :03/11/05 21:13 ID:pnRwEN5J
論理回路のシンボルをワードに挿入したいのですが、 ペイントなどで書くしかないのでしょうか?
205 :
名無しさん@3周年 :03/11/09 23:31 ID:XZhXq1Ey
実験レポートで JKフリップフロップの特徴を述べよ。とゆうので JKフリップフロップの機能を書くだけではまずいですよね? どのように書いたらよいでしょうか?
206 :
名無しさん@3周年 :03/11/10 00:20 ID:1mRQyMfd
小林本を読もう
207 :
名無しさん@3周年 :03/11/13 00:33 ID:e6GOZURw
任意の二分決定木で与えられる論理関数を、セレクタのみで 実現する系統的な方法を示せ・・ なかなか良い案が出ません。 どなたかおわかりの方居ますでしょうか・・
↑ ひらめきました! というわけで、上の質問は忘れてください。 お騒がせしました。
209 :
名無しさん@3周年 :03/12/01 00:41 ID:XK6UQLXF
半減算器と全減算器の真理値表と論理式ってどうなってるんですか?
210 :
名無しさん@3周年 :03/12/15 08:26 ID:nACFIorT
DC型RST-FFの遷移表ってどうなってるの?
211 :
名無しさん@3周年 :03/12/17 19:07 ID:Ng4zS4AG
質問です。フリップフロップを使った微分回路について詳しくのっている ページを教えてください。学校の先生は前(後)微分回路だとか 立ち上がり(下がり)微分回路だとか言っているけど検索しても分からない…。
212 :
名無しさん@3周年 :03/12/17 19:35 ID:rKIj0GqS
┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓ ┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗ ┏━━━━━━┓ ━━━┛ ┗━━━━━━━ ┏━━━━━━┓ ━━━━┛ ┗━━━━━━ ┏┓ ━━━┛┗━━━━━━━━━━━━━ ┏┓ ━━━━━━━━━━┛┗━━━━━━
┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓ ┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗ ┏━━━━━━━┓ ━━━┛ ┗━━━━━━━ ┏━━━━━━━┓ ━━━━━┛ ┗━━━━━━ ┏━┓ ━━━┛ ┗━━━━━━━━━━━━━ ┏━┓ ━━━━━━━━━━━┛ ┗━━━━━━
214 :
名無しさん@3周年 :03/12/17 20:47 ID:Ng4zS4AG
212,213はどのように設計するのですか?二つは同じ回路ですか?
215 :
名無しさん@3周年 :03/12/17 21:12 ID:D0n0loK3
RS-FFとJK-FFの動作の違いは何かな。
その辺に上記一連の答えがあるのでは。
片方は入力のL/Hの状態を見て出力が決まる。(
>>212-213 で言えばーの部分)
もう片方は立ち上がり、立下りの
>>212-213 の|の部分の時、状態を見る、−の時は状態の保持。
あと、ラッチというのもあるね。D、RS、JKそれぞれある。
216 :
名無しさん@3周年 :04/01/21 11:47 ID:cLhQsPZI
NAND回路を隣り合う二つずつでたすきがけに した回路はどのように動作するか? ってあるんですけどどうやったらいいんですか? たすきがけするということで何から考えはじめたらいいかわかりません。 お願いします。
>>216 ▼
>
> A ┌─ 、
●──┤ \
│ │ |○─●─○ Q..
┃○ ┌┤ / │
┫ │└─ '. ┌─┘
┃○ └────┼─┐
┷ │ │
▼ │ │
> ┌────┘ │
> │┌─ 、 │
●┐└┤ \ │ _
││ │ |○─●─○ Q
┃○└─┤ /
┫ B └─ '
┃○
┷
>>217 NAND回路3つ使うみたいなんでこれにあとひとつ
足せばいいんですね。
で、どうのように動作するか表すという問題があるんですが、
動作の表現って何で表現すればいいのでしょうか?
真理値表?特性表?
219 :
名無しさん@3周年 :04/01/23 21:11 ID:pYJvoHQZ
三値論理のANDとORとNOTの真理値表を書かなくてはいけないんですけど・・・。 そもそも三値論理ってなんですか?
>>220 色々調べてなんとか判りました
ありがとうございました^^
>>221 実用的な三値理論なら
Tristate(三値理論)Buffer(トライ・ステートバッファ)が有名ですね。
真・偽・出力停止
220さんの書き方ギャグっぽいのですが、正しいですね。
223 :
初学者 :04/02/11 17:57 ID:6bx6IJMc
初学者が論理回路を学ぶのに適切な本を教えてください。 真理値表は知っていますが、最近までカルノー図を知らなかったレベルです。
225 :
名無しさん@3周年 :04/02/12 18:29 ID:YoBnnFvi
リングカウンタとn進カウンタの違いがいまいち理解できないのですが、 どのような違いがあるのでしょうか?
226 :
くるみ :04/02/18 01:00 ID:vb9iIe6B
マスタースレーブ型フリップフロップの特徴はなんですか。 詳しく教えてください。 お願いします。
228 :
名無しさん@3周年 :04/05/17 20:47 ID:9000h47g
エミッタ接地トランジスタについて 分かりやすく説明しているサイトはありますか?
229 :
名無しさん@3周年 :04/05/29 13:55 ID:FlCs20NF
230 :
229 :04/05/29 13:56 ID:FlCs20NF
ちなみにこのNANDゲート9個の回路は、教科書に載っていたものなので JKフリップフロップの内部構造の1例に間違いありません。
231 :
名無しさん@3周年 :04/05/30 23:32 ID:vRKIe+I5
順序回路のお勧め書籍はナニですか
例えば8進として、出力をQ0,Q1,Q2、遅延時間をtとすると クロックとのズレは 同期式カウンタ・・・Q0,Q1,Q2ともにK 非同期式カウンタ・・・Q0->K,Q1->2K,Q2->3K でいいんでしょうか?
233 :
名無しさん@3周年 :04/06/06 17:06 ID:MUpfvXiu
数で押してくるそれぞれ街頭演説
234 :
名無しさん@3周年 :04/06/06 19:53 ID:MUpfvXiu
バストイレチャーハン付き
235 :
名無しさん@3周年 :04/06/29 16:53 ID:bRpeNJiT
LS-TTLとCMOS型の論理ゲート間を接続する場合の問題点ならびに対策を述べよ。 って課題がわかりません。 誰かヘルプキボンヌ・・・・・・・。・゚・(ノД`)・゚・。
>>235 問題点:LSのHレベル出力が低く、CMOSのスレッシュホールドレベルに満たない。
対策:+5Vにプルアップ。
238 :
名無しさん@3周年 :04/07/21 17:38 ID:QG1hOssG
質問させてください。 最初の 次状態 出力 状態 x=0 x=1 x=0 x=1 A D C 0 0 B B E 0 0 C E A 0 1 D C F 0 0 E F B 0 0 F A D 1 0 という動作表において、D-FFを用いて次の状態と出力を与える論理式を求めよ。 また、その順序回路を示せ。 と言う宿題があるのですが、よく分かりません。教えてもらえませんか。
239 :
名無しさん@3周年 :04/08/29 10:26 ID:dqhR0fy0
240 :
名無しさん@3周年 :04/09/06 09:43 ID:aH6uSIdx
マスタースレーブ方式で立上がりモードは可能ですか?
241 :
名無しさん@3周年 :04/09/26 15:15:09 ID:COOcn7u4
a b c d 十進数 出力 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 2 1 0 0 1 1 3 1 0 1 0 0 4 1 0 1 0 1 5 1 0 1 1 0 6 1 0 1 1 1 7 0 1 0 0 0 8 1 1 0 0 1 9 1 上の真理値表を元に2入力のNANDゲートのみで回路を作るにはどうしたら良いんでしょう? ちなみに7セグメントの真ん中の横棒部分の回路です。
>>241 OR=NANDの出力を反転
AND=NANDの入力を反転
NOT=NANDの入力を束ねるかカタッポGND
つまりそういうことだ
243 :
241 :04/09/27 23:46:54 ID:KRAJoT2f
>>242 すみません論理式の簡略化をやっているのですがどうしても途中で詰まってしまいます。
244 :
241 :04/09/28 00:06:42 ID:JSmRyzNY
(a+b+c+d)・(a+b+c+d)・(a+b+c+d) =(a~$b~+c~$d~)・(a~$b+c~$d~)・(a~$b+c$d) =a~$b~(c~$d~+c~$d)・(a~$b+c$d) ここまでは出来ました。(合ってるかは自信ないですが・・・) ちなみに~は否定(上に引く―です) $はNANDのつもりです。
>>244 NAND は論理式で書くと a~・b~
>>244 >(a+b+c+d)・(a+b+c+d)・(a+b+c+d)
よくわからんがこうじゃない?
a~・b~・c+a~・b・(c+d)~+a
a~・{b~・c+b・(c+d)~}+a
247 :
名無しさん@3周年 :04/09/29 11:29:37 ID:4un25VKG
クロック信号 ┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓ ┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗ (1)入力信号 ┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓┏┓ ┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗┛┗ (2)入力信号(ランダム) ┏┓ ┏┓┏┓ ┏┓ ┏┓┏┓ ┛┗━━┛┗┛┗━━┛┗━━━━┛┗┛┗ すみません。質問があります。 上のようなパルスを発生させる回路を作りたいのですが、どのように回路を設計していったらいいのか分かりません。 入力信号があった時に、クロック信号と同期して、パルスを発生させるものです。 (1)のようにD-FFとAND回路でクロック信号と同期して入力信号のすべてのパルスが立つ所まではできました。 実際は(2)のようにクロック信号に同期してランダムにパルスを発生させる為にLFSR(D-FFとEXOR)使う所までは 分かったのですが、どのようにすればいいのか分かりません。 説明が分かりにくいかもしれませんが、よろしくお願いします。
↑ ちょっとずれてしまいました・・・ (2)入力信号(ランダム) ┏┓ ┏┓┏┓ ┏┓ ┏┓┏┓ ┛┗━━┛┗┛┗━━┛┗━━━━┛┗┛┗
NAND だけの論理式を考えているんですが, A OR B = ((A NAND A) NAND (B NAND B)) A XOR B = (((A NAND A) NAND B) NAND (A NAND (B NAND B))) A EQV B = ((A NAND A) NAND B) NAND (A NAND (B NAND B)) NAND ((A NAND A) NAND B) NAND (A NAND (B NAND B)) で合っていますか? A IMP B って (A EQV B) OR B ですよね? (((A NAND A) NAND B) NAND (A NAND (B NAND B))) NAND (B NAND B) で合っていますか? 短すぎて不安…
>>249 だが, こんなに過疎なのか….
誰かいませんか….
おーい.
─ 、 l _, -‐-、 ヽ/⌒ヘ~ ,ヘ ,rァ l ., 't,_,ノ丶 / '、 ,/ ,i '’ / ! '` | '──--' { つ ,/ ● L_/ 'i, / l ,/ ● i, -っ 'i しii 丿 / ゝ- |`:、\ 'ii __,/ `‐′ 'i、 ̄~~ ij 乙__ノi ├ ^-ァ __,ノ σ‐ r^~"i' 'l !、 ! l ─‐ ~^''!, ,_ ,!_ ー〜'ヽ \ l,~^''‐--::,,⊃ ) ) ) ) ) `'‐’ ノ
|私の肛門は汚い | \_ _____/ ∨ ∧ ∧ (д`* ) ( ⊃⌒*⌒⊂) ←汚苦悪鬼 魔娑悪 /_ノωヽ_)
+ ゜☆ 。゜ 入 + ゜ °゜ _† 。 丿乂。 ___/ ./ヽo + 乂パゝ 。/ !_ ! !、 o .彡J八 / / /.ヽ \ 。 ノ彳\ヾ| ̄ ̄ ̄ ̄| .ロ| | |.ロ| ロo|l!i|.ロ| ∩∩∩ | ....| | |......| ''"゙ `´`"゙゙゙"卅卅,...、-‐''`"゙゙
_ _ , ' ´ `ヽ' ´ `ヽ _ { { } _ ,.'´ `ヽ、_ _ ,ノヽ、_ _ ,,' ´ `ヽ { / { } ヽ、_ / ● ● ヽ、_ _ ,ノ .,' ´ `ヽ''' (_人_)'''' ,' ´ `ヽ <あげ { } し' { } ヽ、_ _, ' ´ `ヽ' ´ `ヽ、_ _ ,ノ { { } ヽ、_ _ ,ノヽ、_ _ ,ノ (uu_,,,)っ
255 :
名無しさん@3周年 :05/02/20 19:48:52 ID:yb/VX+AY
dlrkg;szenrhlnzsd/hnzxdgs;elyjdrspe48pzdl;ghjxhx dfhsro@yjsioperhjopszedr@ysej@:tjzpsrjo34w04e5y cfhkxfklblx;dbzl;djry@sie57-ei47uysh xcfhjrtjypsorjhso@rjtpuej4-u7rf ghsopjdfhxo;fgjp@dri6u@idr[@6ui KONNAMONWAKARUKA SYAKAIDEYAKUNITATSUNNKA s/ethjs@xedjths@zekeg[pkse@:zrhjsp:xdgjm@]zjdfh@]seuo54pyow4p5 dhjxf;gnkx/.ltjuselj57p@ws4@5[7ujsmlgj\;f:]ghjkftyukf tuo gy uilkftukctuofctuol ftol ft67ofyuldt7ofyuilfguy8olgfy8of6yukgvk
256 :
名無しさん@3周年 :2005/05/23(月) 02:57:35 ID:v0FQu4o/
NAND素子のみで回路を設計するのになんかメリットでもあんの>
257 :
尾行はついてましたか :2005/05/23(月) 03:17:28 ID:T6ITAaEP
自動車絶望工場 :2005/03/21(月) 22:01:05 ID:BtcaqRQR 68 :愛知県 トヨタの恐怖:05/02/26 00:26:02 ID:5x24CLu+ :トヨタ絶望工場 :04/09/22 20:21:33 ID:YgLCKp9l 「トヨタで死んだり、ケガしたりする話は良く聞くけどそれでラインが止まった という話はきかんな」 「一人、二人死んでも生産上がったほうが儲かるからな」 「班長、組長には、手がないのが多いな」 「両手の指を落としてしまって、顔も洗えんという人もおった。水が漏ってしまうでな」 「プレスですべって、アゴひっかけただ。そんで顔がペロッとなくなったのが いたよ。型は血でいっぱいだったとよ」 「昼休みに、鍛造機を掃除しててよ、あとでスウィッチ入れたら、腕や指が出て来た のもあるよ。一人行方不明になってしまって」 「期間工で湯の中に落ちたのがいたぞ。こんなに膨れて、もうパンパンだったよ 可哀想にな」 昼休み時間、班長からディファレンシャルの工場で左手親指をつぶす事故が発生 したとの報告。
258 :
名無しさん@3周年 :2005/06/03(金) 00:02:34 ID:tg6Bb/xG
2入力1出力の論理回路は16通りある。これ全部をNAND回路で構成できる ことを証明せよっていう問題が出たんですけど、証明ってどうやるんですか? 式を書くのですか?それとも表を書くんですか?本当にわからないのでヒント をください。お願いします。
in1, in2, out 0, 0, x 0, 1, y 1, 0, z 1, 1, w x, y, z, wはそれぞれ0or1をとる。 よって出力は 2^4 = 16通りとなる。 この16通り全てを挙げよってことでしょう。 式でもいいし表でもいいし。 答えを導く方法は一つだけじゃないよ。
260 :
名無しさん@3周年 :2005/06/04(土) 16:28:29 ID:8V9163T1
1100および1010、1001という系列を検出する。 という使用を満たす1入力端子(2値入力)、1出力端子(2値出力) の系列検出器をD-FF、SR-FFを用いて設計しなさい。 っていう問題が出されたんですけど、状態遷移表と図までは考えれたんですけど 結局どういうことをするのかが全く分かりません。 励起関数とかも・・・。 アドバイスお願いします。 シェフの私には分かりません。それより坦々麺たべないか。
261 :
名無しさん@3周年 :2005/06/06(月) 15:34:52 ID:yp4TLY2a
うどんがいい。
2変数論理関数f(X1,X2)の否定を展開定理を用いて、加法標準形にしなさい。 さらに、上で求めた加法標準形をもう一回否定する。その際にド・モルガンの定理を 適用するとf(X1,X2)の展開定理を用いた乗法標準形が得られることを確認せよ。 って宿題がわからなくて困っています。 ご迷惑おかけしますが、どなたか教えてくださいませんか?
fは与えられてるの? それとも一般論を証明しろっていう宿題?
264 :
262 :2005/06/10(金) 02:10:45 ID:qrRzOQnn
' を否定として、 fの否定を展開すると f' = aX1X2 + bX1X2' + cX1'X2 + dX1'X2' と加法標準形で書けるはず。a,b,c,dは0か1。 f'' = (aX1X2 + bX1X2' + cX1'X2 + dX1'X2')' で、ド・モルガンで展開すると = (a'+X1'+X2')(b'+X1'+X2)(c'+X1+X2')(d'+X1+X2) というのが骨子だと思うけど、展開定理って何だっけ?
266 :
262 :2005/06/10(金) 17:29:23 ID:Kb0D44H1
>>265 返事遅くなってごめんなさい。
展開定理とは多分シャノンの展開定理のことだと思います。
(X1, X2, ..., Xi, ...Xn) = Xi ・ f(X1, X2, ..., Xi-1, 1, Xi+1, ..., Xn) + Xi ' ・ f(X1, X2, ..., Xi-1, 0, Xi+1, ..., Xn)
したがって、
f(A, B) = A・f(1, B) + A'・f(0, B) = A・(B・f(1,1)+B'・f(1,0) ) + A'・(B・f(0,1) + B'・f(0,0) )
f(A, B) = A・B・f(1,1) + A・B'・f(1,0) + A'・B・f(0,1) + A'・B'・f(0,0)
(乗法標準形)
f(X1, X2, ..., Xi, ...Xn) = (Xi + f(X1, X2, ..., Xi-1, 0, Xi+1, ..., Xn) ) ・ (Xi ' + f(X1, X2, ..., Xi-1, 1, Xi+1, ..., Xn) )
f(A,B) = (A+B+f(0,0)) ・ (A+B'+f(0,1)) ・ (A'+B+f(1,0)) ・ (A'+B'+f(1,1))
この二つがあれば、a=f(1,1)' とかにしとけば、証明できるじゃないか。
268 :
262 :2005/06/11(土) 01:05:04 ID:cqMUVEuf
>>267 すいません。
正直、家でもあまり勉強してないので
よくわからないんです。
そうなんですか?
269 :
262 :2005/06/11(土) 01:30:42 ID:cqMUVEuf
>>267 あまえてごめんさい・・・orz
やっぱりどうすればいいのかよくわからないです・・・。
教えてください。
次の条件を満足する3変数関数全部を求めよ。ただし結果は 積和形の最簡形にしなさい。 f(0,0,0)=0 f(1,1,1)=1 f(x1,x2,x3)=f(x2,x3,x1)=f(x3,x1,x2) って問題がわからない・・・。分かる人教えてください。
271 :
名無しさん@3周年 :2005/06/18(土) 22:35:34 ID:799Xz8pd
age
マジで誰もいないのか・・・orz
273 :
名無しさん@3周年 :2005/07/01(金) 22:47:12 ID:IJ7nLw2L
そんなもん葬儀屋のわしには関係ないね。 そんなん覚えて役に立つのかな
274 :
名無しさん@3周年 :2005/07/25(月) 16:38:55 ID:oyaVyv8p
論理回路の質問です。 2つの変数X(0≦X≦2)とY(1≦Y≦3)がある。各変数は理論変数A,B,C,Dを用いてXはAとB、YはCとDをしようして2bitの2進数で表したとき XとYの和が3以下の場合、出力Zが論理1となるような論理回路を設計せよ。 ただし入力A、Cを上位ビット、入力B、Dを下位ビットとする。 (例えば、AB=01なら10進数でX=1 CD=10なら10進数でY=2と考える) 設問 ・条件を満たす真理値表を書け。 ・カルノー図などを利用してもっとも簡単化された理論式を求めよ。 ・簡単化した論理式を満足する論理回路を書け。 なんですが真理値表はとりあえず 0000から1111の範囲でX(0≦X≦2)かつY(1≦Y≦3)をみたしているものを見つけて XとYをたして3以下なら1とする ってやりかたでOKですかね (例えば 0000はY(1≦Y≦3)を見たしていないから除外 0001はX(0≦X≦2)とY(1≦Y≦3)を満たしていてX=0 Y=1で合計が3以下だから出力Z=1とか) そのたの設問に対してもよかったらアドバイスくださいよろしくおねがいします。
275 :
名無しさん@3周年 :2005/10/13(木) 01:10:37 ID:L6yA96ME
NAND回路だけを用いて2入力のAND、OR,NOR回路を構成せよ
276 :
名無しさん@3周年 :2005/11/10(木) 20:53:02 ID:iPKx7uvr
論理回路に関する質問です。 基本素子による他機能の実現の例として、NAND素子だけを用いて、2入力の OR回路を、及びXOR回路を作りたいのですが、どのように作ったらいいのか 真理値表や回路図などを使って詳しく教えてください。 お願いします。
277 :
あるケミストさん :2005/11/15(火) 19:46:56 ID:8TzzhId6
順序回路についてです。 帰還型JK-フリップフロップ回路では、CK=1の時間が比較的短い時間でなければ動作しない。 安定に動作させるために必要なパルス幅と、その理由は? という問題なんですが、チャタリングが関係してることくらいしかわかりません。 どなたか教えていただけないでしょうか?
>>276 ORはNAND3個で作る。インバータ2個と負論理入力のOR。
XORは素直に作ると5個要るけど、工夫すると4個でできる。
全加算器は2入力のNANDが9個で出来る。
280 :
名無しさん@3周年 :2006/01/19(木) 17:42:22 ID:Ny2EmTaP
3ビットで表される八つのステートを表すステートマシン回路を書かなければならないのですが TFFx3, 3:8decorder x 1, NANDx3のみしか使えません。 励起入力を使えと言われたのですが全くわかりません。 だれか助けてください。
>>280 ビットが反転する条件を見付ければ出来る。
282 :
名無しさん@3周年 :2006/01/28(土) 15:18:36 ID:eRIYrVdH
励起表の書き方を教えてください↓ ドントケアをどう判断していいか分かりません。。 教科書を見るといきなり励起表が書いてあって書き方が分かりません。 やっぱりすべての場合を試さないと分からないんですかねぇ。。 RS-FFによるJK-FFを構成しろって書いてあってJK,RSの励起表→カルノー図→S=J・Qtnot,R=KQt と書いてあるんですが、なぜSがJ・Qtnot,RがKQtとすぐ割り当てが分かるのかも分かりません。。 質問が長くてすいません。。考えても分からないもので・・・教えてください。
>>282 外見はJK-FFであるが中はRS-FFで作られているのをイメージする。
RS入力にはどんな信号が来ていなければならないか考えて
真理値表を書く。
JKQ Q' RS
000 0 x0
001 1 0x
010 0 x0
011 0 10
100 1 01
101 1 0x
110 1 01
111 0 10
RとSについて論理関数を求める。
カルノー図で簡略化する。
終り。
284 :
工業高校生 :2006/02/26(日) 15:24:29 ID:n+jbaF38
質問です。高校の考察課題なんですが、 「NAND回路だけを用いて、NOT回路を設計しなさい。 また、NOR回路だけを用いてAND回路を設計しなさい。」 と出されたのですがよくわかりません↓↓解る方教えていただきたいです。
>>284 not a = a nand a
a and b = (a nor a) nor (b nor b)
他にも多数あり
286 :
名無しさん@3周年 :2006/05/21(日) 17:55:00 ID:1nynqCxc
論理回路においての閾値関数の具体例を教えてください。
>>286 f:=x->cos(PI/2*x)^2
f(f(f(x))), x=-0.5..1.5
これか?
288 :
名無しさん@3周年 :2006/05/23(火) 01:48:55 ID:bKtv0qkW
CMOSをシュリンク(トランジスタレベル)までやってみろといわれました。 いろいろ調べた結果、トランスミッション回路を使うことがわかったのですが グーグル大先生やヤフー先生で検索したのですが でてきません。いったいどうなっている回路なのでしょうか? ちなみに、現在シュリンク目的物は二入力NANDです。 ご存知の方レスいただければ幸いです。
290 :
名無しさん@3周年 :2006/06/12(月) 22:35:05 ID:g4Yftr2G
すいません。初心者ですが、整数の減算と乗算は、加算、論理否定、及び 左論理シフトによって構成できる。例を示せって問題出されたけど、誰か 教えてください。
291 :
名無しさん@3周年 :2006/06/18(日) 14:23:13 ID:8pDFwLgH
学校で加算回路と減算回路の問題が出たのですが、1bitの加算回路と3bitの加算回路の違いがわからなないのですが、 どこが違うのでしょうか? トランジスタの数とかは関係あるのですか?まったくわからないのでアドバイス下さいお願いします。
2bit同士の加算回路を回路図で示すとどうなるんですか? 真理値表はなんとなくわかるのですが・・・。よかったらアドバイス下さいお願いします。
293 :
名無しさん@3周年 :2006/07/01(土) 01:50:48 ID:G4Ir0QmS
NOR回路による設計問題において、入力禁止がある場合の設計手順 を考えなさい。 ・・・っと課題が出たのですが、イマイチ明確な答えがわかりません。 どなたか、解答、又はアドバイスだけでもいいので お願いします。
295 :
293 :2006/07/01(土) 13:42:11 ID:G4Ir0QmS
>>294 レスありがとうございます。
特に説明はされていませんでした。課題には本当に一言、
「NOR回路による設計問題において、入力禁止条件がある場合の設計手順
を考えなさい。 」
と書かれています。
多分、組み合わせ禁止がある場合とかだと思いますが・・・。
>>295 設問の不明点は出題者に問い正す。神の言葉じゃないんだから。
297 :
293 :2006/07/01(土) 17:36:58 ID:G4Ir0QmS
すいませんm(_ _)m とりあえず、先生にメールしてみます
[1] 授業単元:プログラミング演習 [2] 問題文(含コード&リンク): @ キーボードから正整数を読み込み,その数を素因数分解した結果を画面に表示する. ただし,1つの整数を引数とし,その整数の最小の素因数を返す関数をユーザ定義関数として作成し,この関数を使用すること. A キーボードからファイル名を入力し,そのファイルの文字コードを判別し,画面に表示する. ただし,指定ファイルの文字コードはJIS,EUC,SJISとする. [3] 環境 [3.1] OS: Windows [3.2] コンパイラ名とバージョン: gcc [3.3] 言語: C [4] 期限: 2006/07/12まで [5] その他の制限: 特になし よろしくおねがいします。
299 :
名無しさん@3周年 :2006/07/11(火) 00:25:09 ID:pG2pbRZZ
2個の4ビット2進数(値はそれぞれ1以上9以下)の和を2桁の10進数として出力する回路を NORゲート構成で設計するにはどんな感じにすればよいのでしょうか?お願いします。
300 :
sage :2006/07/14(金) 22:05:59 ID:ANgfcIXa
お・・・その質問はもしかして( ̄m ̄* )ムフッ♪H大学のw
>>300 そですH大の課題ですwww
教科書等読みまくってたらできました。有難うございました
302 :
sage :2006/07/17(月) 18:16:42 ID:lAy+GdJK
>>301 どんなのになった?NORだけだと俺できなくてNOTつかっちまったんだけど
303 :
名無しさん@3周年 :2006/07/17(月) 22:51:43 ID:3tKSb9l4
SRフリップフロップってどうしてメモリとして動作するのですか? よろしくお願いします。
304 :
名無しさん@3周年 :2006/07/31(月) 00:25:24 ID:99UTas01
論理回路について以下の問題の解法をよろしくお願い致します。(問い1)に関して は解決することができたのですが、(問い2)がわかりませんでした。 (問題)150円のジュースの自動販売機に関して以下の問いに答えなさい。 (問1)150円のジュースの自動販売機の動作を状態遷移図で表しなさい。 ただし、50円硬貨と100円硬貨だけが使用可能とし、必要ならば おつりを出す。 (問2)入力と状態に対して以下のような2値符号が割り当てられているとして、 この自動販売機の状態遷移表を書きなさい。また、それを利用して、 状態遷移関数を求めなさい。 入力:投入なし:(x1,x2)=(0,0) ,50円:(x1,x2)=(1,0) ,100円:(x1,x2)=(0.1) 状態: 0円:(y1,y2)=(0,0) ,50円:(y1,y2)=(0,1) ,100円:(y1,y2)=(1,0)
305 :
名無しさん@3周年 :2006/08/03(木) 01:41:27 ID:vDvZXIxc
すっごい初歩的な質問でごめんなさい。 あと、スレ違いだったらすんません。 論理関数の各項のリテラルを1つずつ含んだ和項を最大項、 また、論理関数の各項のリテラルを1つずつ含んだ積項を最小項というのは何故なんでしょうか? お願いします。調べても理由がわかんなかったんです。。。
306 :
名無しさん@3周年 :2006/10/08(日) 09:05:25 ID:4/FSTu7n
http://f57.aaa.livedoor.jp/~monositu/imagebord/img/Monositu_20061008090154-192.JPG この回路において
(a,b)=(1,1)のとき(X,Y)=(1,0),(0,1)の両方合ってると思うのですが
式はどうなるのでしょうか?
Xのときだけ考えるとXが真になるのは(0,0),(0.1)と(1,1)のときの3つで式で表すと
X=AB+Ab+ab (a,bを真、A,Bを偽とする)
で合ってるのでしょうか?
>>306 まずはフィードバックを切って考えてみよう。
308 :
名無しさん@3周年 :2006/10/09(月) 08:33:35 ID:hAL0uW4b
フィードバックて上で出力したものが下の入力としてやってくることですか?
309 :
名無しさん@3周年 :2006/10/15(日) 14:46:42 ID:elZ0c7Ol
blieben-blieb-geblieben とどまる brechen-brach-gebrochen 破る bringen-brachte-gebracht 運ぶ fahren-fuhr-gefahren 行く finden-fand-gefunden 見つける geben-gab-gegeben 与える gehen-ging-geganben 行く haben-hatte-gehabt 持っている helfen-half-geholfen 助ける kommen-kam-gekommen 来る lessen-las-gelesen 読む nehmen-nahm-genommen 取る schlaen-schlief-geschlafen 眠る schreiben-schrieb-geschrieben 書く sehen-sah-gesehen 見る sein-war-gewesen be singen-sang-gesungen 歌う sprechen-sprach-gesprochen 話す stehen-stand-gestanden 立っている sterben-starb-gestorben 死ぬ tragen-trug-getragen 着ている trinken-trank-getrunken 飲む vergessen-vergass-vergessen 忘れる werden-wurde-geworden になる wissen-wusste-gewusst 知っている
310 :
じゅん :2006/10/26(木) 22:03:43 ID:gYDfqNv3
verilog-HDLで、ランダム発生器を作りたいのですが、苦戦しています。 入力=$randomとするとできたのですが、回路を使って作ろうと思っています。 誰かわかる方がいましたら、アドバイスを頂けませんか?
311 :
名無しさん@3周年 :2006/11/16(木) 18:31:45 ID:zJzcGMGz
つうか人いるのか?ここ?
さあぁ
313 :
名無しさん@3周年 :2006/11/29(水) 23:36:09 ID:jQziF6C7
論理回路ではないんですが質問いいですか。 というより僕の宿題を手伝ってください・・・
314 :
名無しさん@3周年 :2006/12/21(木) 18:43:20 ID:nNHgNc5T
このスレにH政大学電情のやついるだろ〜
315 :
名無しさん@3周年 :2006/12/25(月) 17:26:31 ID:CdgIXF6U
レジスタを作る問題に挑戦中なんですが パラレルロードってなんですか? どういった機能なのでしょうか? 解答の方おねがいします。
317 :
名無しさん@3周年 :2007/01/22(月) 06:36:07 ID:UmK/KMl3
あげ
318 :
名無しさん@3周年 :2007/01/25(木) 01:28:38 ID:TX06ec7r
319 :
名無しさん@3周年 :2007/01/25(木) 23:57:00 ID:QBRXMken
今日論理回路の勉強を始めたのですが、 論理関数の不完全定義理論関数の、ドンケア(*)の意味が全くわかりません。 それ以前に、表などで0と1の並びでF(x.y,z)がどれが0で1かという判断の仕方がわかりません。 何かいい見分け方はないのでしょうか・・。
320 :
名無しさん@3周年 :2007/01/25(木) 23:59:39 ID:vNPrgNKT
AまたはBは犯人である。 Aが犯人なら、Bも共犯である AまたはBは潔白である。 Bが犯人なら、Aも共犯である。 何ですがどんな風にといていけばいいのですか?? 教えてください。
321 :
名無しさん@3周年 :2007/01/27(土) 09:13:54 ID:4H2b+Bxt
322 :
名無しさん@3周年 :2007/05/11(金) 18:20:22 ID:e7DwABfC
電磁リレーの必要性について教えてください。誰かお願いします。工業高ニです。
323 :
名無しさん@3周年 :2007/05/11(金) 18:39:35 ID:e7DwABfC
どなたかホントにお願いします。
324 :
名無しさん@3周年 :2007/05/13(日) 23:05:14 ID:8qOPrtyX
325 :
何でも屋 :2007/05/14(月) 20:14:26 ID:QxYa4lqL
326 :
名無しさん@3周年 :2007/06/09(土) 17:05:31 ID:qr0ILanq
補数が全く分かりません (100110)2進数=1の補数( )2進数 =2の補数( )2進数 この問題の解き方を教えてください、おねがします。
>>326 (100110)2進数=1の補数(011001)2進数
=2の補数(011010)2進数
328 :
名無しさん@3周年 :2007/06/09(土) 17:28:18 ID:qr0ILanq
>>327 その答えをどうすればだせるのか教えて欲しいんですけど
329 :
名無しさん@3周年 :2007/07/18(水) 22:51:58 ID:erEKC07q
1.半加算機をなるべく少ない数の2入力NORゲートのみで設計しなさい。 2.セレクタを2入力NANDゲートのみで設計しなさい。 すいませんがおしえてください。
330 :
名無しさん@3周年 :2007/08/09(木) 18:46:51 ID:UOB8VUyc
どなたかお願いします。 _ _ F=AC+BC AC+BCは更に全て否定 (1)DeMorganの定理とブール代数の公式を用いて簡単化せよ (2)カルノー図を用いて簡単化せよ。 の2問で(1)の問題はDeMorganの定理を使って _ _ _ __ __ _ F=(A+C)(B+C)=AB+AC+BC この式をカルノー図に入れて簡略化しようとする所で止まってしまいました どうすれば簡略化した答えが出るのか分かりません お願いします
331 :
名無しさん@3周年 :2007/08/09(木) 18:59:01 ID:UOB8VUyc
>>330 すみません、うまく出来ないので分かり難くなり訂正します
F=(A[否定]+C)(B[否定]+C[否定])=A[否定]B[否定]+A[否定]C[否定]+B[否定]C
333 :
名無しさん@3周年 :2007/08/10(金) 01:27:23 ID:8y1HKX7f
>>332 すみません自己解決できました
3時間掛けてやっと解けました
334 :
名無しさん@3周年 :2007/10/07(日) 23:31:14 ID:JBpaEbAo
どなたかお願いします (1)D-FFを用いて非同期型、同期型4進、5進カウンタの両方を設計せよ わからないので教えてください。
336 :
名無しさん@3周年 :2007/10/16(火) 00:09:43 ID:yx1/96k/
Z=abC+ABc(小文字はnot) この論理式の論理回路を2入力のMIL記号で表現したいのですが abCの3入力のOR、ABcの3入力のORをどうすれば2入力の複数のMIL記号で表せるのでしょうか?
(ab)C+(AB)c
338 :
名無しさん@3周年 :2007/10/16(火) 02:28:40 ID:yx1/96k/
ということは ・(AとBのNOR)とCのOR ・(AとBのOR)とCのNOR の二つのANDでいいのでしょうか?
(ゝω・)v
ありがとうございました!
341 :
◆N2J5jDyAsY :2007/10/22(月) 07:58:31 ID:/xk/Ah+2
帰還型JK-FPではCK=1の時間が比較的短い時間でなければ動作しない。 安定に動作させるために必要なパルス幅とその理由を説明せよ。 …これがわかりません。。 どなたか教えてくれないでしょうか?
>>341 >帰還型JK-FPではCK=1の時間が比較的短い時間でなければ動作しない。
比較的長い時間でないと誤動作するのか
343 :
名無しさん@3周年 :2007/11/18(日) 01:07:18 ID:yqlVgPew
TTLでHの出力は2.8V以上、L0.4V以下なのに対し、 入力ではH2.0V以上、L0.8V以下と規格されているのですがなぜ、 入出力でレベルの規格が異なるのかわかりません。 教えてください、お願いします。
345 :
sage :2007/11/18(日) 17:04:15 ID:ZvJiqDOr
s
2進数を上位ビットから順に入力して、入力した範囲までで5で割り切れれば1、割り切れなければ0を返す順序回路の作成方法が分かりません。 JK-FFを用いよとあるのですが、どのようにすればよいのでしょうか?
348 :
名無しさん@3周年 :2008/01/29(火) 06:12:51 ID:gDkw72qD
今誰かいるー?
シーケンサーを5種類の方法で構成せよ。
350 :
名無しさん@3周年 :2008/02/10(日) 01:11:41 ID:JtvkJNtJ
?
!
352 :
名無しさん@3周年 :2008/02/14(木) 11:07:57 ID:d2WwpyNu
論理回路の問題ですが、 bits列で101を検出する回路を設計せよ というものがわかりません。 どなたかわかる方お教え頂けませんでしょうか?
353 :
名無しさん@3周年 :2008/02/14(木) 12:36:37 ID:MpuMB1+p
○。・。○。・。○。・。○。・。○。・。○。・。○。・。○。・。○ このレスをみたあなたは・・・3日から7日に ラッキーなことが起きるでしょう。片思いの人と両思いになったり 成績や順位が上ったりetc...でもこのレスをコピペして別々のスレに 5個貼り付けてください。貼り付けなかったら今あなたが1番起きて ほしくないことが起きてしまうでしょう。 コピペするかしないかはあなた次第... ○。・。○。・。○。・。○。・。○。・。○。・。○。・。○。・。○
354 :
名無しさん@3周年 :2008/04/25(金) 02:27:29 ID:kKsNmTH0
同期式カウンタのメリットなんでしょうか?
355 :
名無しさん@3周年 :2008/04/26(土) 22:44:10 ID:UOGRLpOX
XOR回路の論理式……¬a×b+a׬b=1をドモルガンの法則を使いNANDの論理式にするのですが NANDの論理式とドモルガンの法則がちんぷんかんぷんです。どなたかご教授願えませんでしょうか
357 :
名無しさん@3周年 :2008/06/30(月) 00:52:59 ID:IfH3DA6n
NOR回路だけを用いて全加算器を構成せよ。 という問題なのですが、分かる方いたらお願いします。
358 :
名無しさん@3周年 :2008/07/25(金) 19:01:56 ID:pCwdRMfj
3進カウンターについてなんですがx=1,x=0でそれぞれ1、0を入力することを 意味して、状態をSiとしてDフリップフロップQ1,Q2を用いて状態を表すとき 状態・Q1Q2 S0・00 S1・01 S2・10 としたときQ2’=Q1~(x@Q2)が答えなんですが(~が否定。@がXOR)、 カルノー図を用いるとQ2'=x~Q2+xQ1~Q2~となってしまうのですが、これだと 不正解らしいです。なぜこれはダメなのかわかりますか?
359 :
名無しさん@3周年 :2008/10/23(木) 21:13:22 ID:lJFbPojo
課題なのですが、問題の意味が理解できません。 真理値表の求め方だけでも教えてください。 3ビット ABC の2の補数 XYZ を求める論理回路を、真理値表から論理式を書く方法で求めなさい。但し論理式を書く段階で規則性より式を単純化してもよい。
360 :
名無しさん@3周年 :2008/10/23(木) 22:33:58 ID:MFBa38Sz
2の補数って分かる?
361 :
名無しさん@3周年 :2008/10/24(金) 02:54:04 ID:fw34RPCv
今回の場合、1111から000〜111までを引いた値が2の補数ですよね?
ggrks
363 :
名無しさん@3周年 :2008/11/01(土) 18:23:56 ID:wPGdtQhd
最近、大学で回路について習い始めた初心者です。 組み合わせ回路を設計する課題がでて、自分で書いてみたのですが、 よくわからない部分があったので教えてくださいm(_ _)m 「論理圧縮をしてゲートの数をなるべく少なくすること」という指示がでています。 @論理圧縮をする前と、した後の回路を両方書いてみました。 すると、なぜか圧縮後のほうがゲートの数が多くなってしまいました(汗) 理由を考えてみたのですが、圧縮前は8入力のANDゲートなどを使っているのに対して 圧縮後は多くても3入力でした。 もしかすると、3入力以上のANDゲートは2入力のANDゲートをつなげたものとみなされるのでしょうか? そうだとすれば、すべて2入力で書いた方がいいのでしょうか? Aゲートの接続部分に小さい丸を書いて負論理にすることと、 NOTゲートを接続すること とは何が違うのでしょうか? 同じであるとすれば、NOTゲートは何のために存在するのでしょう? ゲートを減らすという観点からすると、NOTゲートは使わずに、 小さい丸を使って接続するほうがいいのですか? 以上二つです。 なにか根本的に勘違いしているかもしれませんが、 優しく教えてくださるとうれしいです。 よろしくお願いしますm(_ _)m
ゲート数は2入力NAND換算で算出する
365 :
名無しさん@3周年 :2008/11/01(土) 21:27:19 ID:RDch6l6f
せんせ〜い 論理回路とデジタル回路の違いってなんですか〜?
1bitΔ-Σ変調器によるAD変換で、何故アナログ信号をパルス出力の疎密に変換出来るのか分かりません 発信タイミングは量子化器のクロックに支配されるのではないのですか? 何故発信タイミングが一定では無くなってしまうのですか?
367 :
(・◎・)v :2008/11/09(日) 05:49:36 ID:wTssMgkA
368 :
名無しさん@3周年 :2008/11/10(月) 11:53:25 ID:gkTj+Re6
早く金子氏ね
369 :
名無しさん@3周年 :2008/11/25(火) 12:15:55 ID:5ZeXX0CW
大学の課題でNANDInvだけでシフトレジスタ的なのをを実現しなさいという問題が出たんだけどそんなことできんの?小一時間悩んだがわからん
大学の課題 4ビットバレルシフタの論理回路図を書け 1時間かけてネット上を探しても見つかりませんでした 8ビットならあるんだけど・・・・ お願いします
371 :
名無しさん@3周年 :2009/01/11(日) 08:12:59 ID:835rL0uF
あげ
8bitの回路を半分にすれば4bitになるじゃないか バレルシフタは単なるマルチプレクサですよ
373 :
名無しさん@3周年 :2009/01/19(月) 04:07:21 ID:AC8nDTUP
4ビットバレルシフタは4入力マルチプレクサを4つ使用すればできますか?
374 :
名無しさん@3周年 :2009/01/19(月) 04:32:23 ID:AC8nDTUP
375 :
名無しさん@3周年 :2009/01/19(月) 10:35:07 ID:5tgtB9cF
シフトするところまでできたけど 左シフトor右シフトの制御ができません 問題文だとR=1のときに右シフトとなっていますが・・・・・ Dフリップフロップを使うのが正解なのでしょうか?
376 :
名無しさん@3周年 :2009/01/19(月) 11:41:31 ID:5tgtB9cF
Dフリップフロップ使わずにできました。 あとは算術シフトと論理シフトが切り替えるようにすればいいだけなんですが。 論理シフト回路ができあがってしまったので 算術シフト回路を加える(?)べきですよね・・・・ どうやるんだ・・・
377 :
名無しさん@3周年 :2009/01/19(月) 16:47:13 ID:5tgtB9cF
なんかちょっと勘違いしてました バレルシフタの回路図を書くのが課題内容ではなくて、 バレルシフタの最下位ビットQ0を得るための回路図を書けという課題でした。 演算シフタと論理シフタの違いは、最下位ビットを求める際には関係無いようです、どうも。 論理シフタの回路図は出来てるので、あとはこれを最下位ビットQ0を得るための回路図にすればいいんですね。 でもどうやるんだろ・・・ ちょっと考えますです。。。
378 :
名無しさん@3周年 :2009/01/20(火) 03:04:08 ID:96q6HCmK
できた・・・!!!
omeko
XORを用いずANDとORだけで全加算回路を設計せよという問題があるのですが ANDとORを使ったとしても、最低1以上はNOTが無いと作れませんよね? ANDとORだけで作るのは無理だと思うのですが わかる方いますか?
381 :
名無しさん@3周年 :2009/06/30(火) 16:35:43 ID:haJqvSt+
教えてください ↓ RS-FFの状態遷移表を示せ。またD-FFを用いてRS-FFを実現せよ。
382 :
名無しさん@3周年 :2009/09/23(水) 12:03:30 ID:wMxt9+4e
半減算器と全減算器をNORゲートのみを用いて実現せよ。
383 :
名無しさん@3周年 :2009/09/23(水) 12:18:41 ID:hyD61Xtr
実現した。
全加算器の最小テストパターンを示して下さい。
5進カウンタについてなんですが、01234と順番に出力されて5になったところでリセットされ、それらが1つの出力となり繰り返されるのは分かったのですが、動作原理を説明せよ、と聞かれた場合どのように説明すればいいのでしょうか。
386 :
名無しさん@3周年 :2009/10/15(木) 13:24:00 ID:Eczr8N9M
あげときます
388 :
名無しさん@3周年 :2009/11/17(火) 01:51:41 ID:tUHVH5Dv
2桁の2進数a1a2が与えられたとき、a1a2の値(0または1)を反転させる 回路をゲート図を用いて構成しなさい。 この問題がどうしてもわかりませんのでどなたか ご教授お願いします。m(__)m
a1 -|>・- a1' a2 -|>・- a2'
390 :
名無しさん@3周年 :2010/05/25(火) 01:31:14 ID:dRVJR1ye
391 :
名無しさん@3周年 :2010/05/27(木) 08:19:02 ID:+ZEd81kM
>>390 (1)を教えて下さい。
分かる範囲でいいので。
(1)って、□に6の(1)でいいのかな? 真理値表を書く ↓ カルノー図等で論理圧縮 ↓ 回路図にする XORは使っていいのかな、ダメなのかな まず真理値表書いてごらん
393 :
名無しさん@3周年 :2010/05/27(木) 17:17:52 ID:+ZEd81kM
>>392 あの,□の1です。
(a)〜(d)の式変形ってできますか??
あと,カルノー図を使うって…。
参考サイトとかありますか??
394 :
名無しさん@3周年 :2010/06/24(木) 15:06:16 ID:bbpolM8a
395 :
名無しさん@3周年 :
2010/07/24(土) 15:02:00 ID:TFnEyJns T-FFを用いてRS-FFを実現する方法を教えてください。