ttp://www.atmarkit.co.jp/fpc/rensai/zunouhoudan007/pipline.html を元に考えると
パイプライン増やしてクロック増えるというのは
発熱なんかを無視したあくまでも「演算処理での理論値」
理論での限界なので(アーキ変えずに)努力でクロック上げるとかは無理
シリコンの限界の遥か手前でパイプラインの限界が来たとすると
歩留まり100%で品質の個体差も特に無く
超低電圧駆動で超冷え冷えなのにクロック全く上がらず
なんてことになる
実際には確かにPen4は猛烈に冷やせばかなりのGHzを稼ぐみたいだが
発熱のため通常使用では4G越え出来なかった
C2DのOCもよく知らんけどやはり発熱の限界があるでしょ
つまりシリコンの限界
まあこんなことゴチャゴチャ考えなくても
90nmのクロック見ながら「K10のクロックはもうパイプラインの限界だから上がらない」
とか言ってるの見ればMACオタ=馬鹿とあっさり結論が出てしまうが