>
ttp://pc.watch.impress.co.jp/docs/2006/0311/kaigai249.htm > アウトオーダ部からのuOPsのリタイヤメントは、4uOPs/サイクル。
> リタイヤしたuOPsはリオーダされインオーダとなる。つまり、Core Microarchitectureは、
> 5命令デコードでフロントエンド部は4uOPs/サイクルの帯域、
> out-of-order部へは4uOPs/サイクルの帯域でuOPsのスケジュール&リタイヤができるマシンということになる。
ReOrder Buffer持っているのは知ってたが、これも凄いなぁ。
Athlon64がクロック当りの効率でコンローに追い付けないもう一つの理由です。